1. Fタイルの概要
2. Fタイルのアーキテクチャー
3. F-Tile PMA/FEC Direct PHY Intel® FPGA IPの実装
4. F-Tile Reference and System PLL Clocks Intel® FPGA IPの実装
5. FタイルPMA/FEC Direct PHYデザインの実装
6. サポートされるツール
7. Fタイル・トランシーバー・リンクのデバッグ
8. FタイルのアーキテクチャーとPMAおよびFEC Direct PHY IPのユーザーガイド・アーカイブ
9. FタイルのアーキテクチャーとPMAおよびFEC Direct PHY IPのユーザーガイド改訂履歴
A. 付録
2.2.2.1. 400GハードIPとFHTを使用している1つの200GbE-4インターフェイスの実装
2.2.2.2. 400GハードIPとFHTを使用している1つの200GbE-2インターフェイスの実装
2.2.2.3. 400GハードIPとFHTを使用している1つの100GbE-1インターフェイスの実装
2.2.2.4. 400GハードIPとFGTを使用している1つの100GbE-4インターフェイスの実装
2.2.2.5. 200GハードIPとFGTを使用している1つの10GbE-1インターフェイスの実装
2.2.2.6. 400GハードIPとFHTを使用している3つの25GbE-1インターフェイスの実装
2.2.2.7. 400GハードIPとFHTを使用している1つの50GbE-1インターフェイスと2つの25GbE-1インターフェイスの実装
2.2.2.8. 400GハードIPとFHTを使用している1つの100GbE-1インターフェイスと2つの25GbE-1インターフェイスの実装
2.2.2.9. 400GハードIPとFHTを使用している2つの100GbE-1インターフェイスと1つの25GbE-1インターフェイスの実装
2.2.2.10. 400GハードIPとFHTを使用している100GbE-1、100GbE-2、および50GbE-1インターフェイスの実装
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IPの概要
3.2. F-Tile PMA/FEC Direct PHY Intel® FPGA IPを使用するデザイン
3.3. IPのコンフィグレーション
3.4. 信号とポートのリファレンス
3.5. PMAおよびFECモードにおけるPHY TXおよびRXデータパスのビットマッピング
3.6. クロック
3.7. カスタム拍生成ポートとロジック
3.8. リセットのアサート
3.9. ボンディングの実装
3.10. 独立したポートのコンフィグレーション
3.11. コンフィグレーション・レジスター
3.12. コンフィグレーション可能な Quartus® Prime開発ソフトウェアの設定
3.13. ハードウェア・テストに向けたF-Tile PMA/FEC Direct PHY Intel® FPGA IPのコンフィグレーション
3.14. Avalon® メモリーマップド・インターフェイスを使用してのハードウェア・コンフィグレーション
3.4.1. TXおよびRXのパラレルおよびシリアル・インターフェイス信号
3.4.2. TXおよびRXのリファレンス・クロックとクロック出力インターフェイス信号
3.4.3. リセット信号
3.4.4. RS-FECの信号
3.4.5. カスタム拍のコントロールおよびステータス信号
3.4.6. TX PMAのコントロール信号
3.4.7. RX PMAのステータス信号
3.4.8. TX/RXのPMAおよびコア・インターフェイスFIFOの信号
3.4.9. PMA Avalon® メモリーマップド・インターフェイスの信号
3.4.10. データパス Avalon® メモリーマップド・インターフェイスの信号
5.1. Fタイル PMA/FEC Direct PHYデザインの実装
5.2. F-Tile PMA/FEC Direct PHY Intel® FPGA IPのインスタンス化
5.3. F-Tile PMA/FEC Direct PHY Intel® FPGA IPでのRS-FEC Directデザインの実装
5.4. F-Tile Reference and System PLL Clocks Intel® FPGA IPのインスタンス化
5.5. カスタム拍生成ポートとロジックのイネーブル
5.6. FタイルPMA/FEC Direct PHYデザインのIPの接続
5.7. FタイルPMA/FEC Direct PHYデザインのシミュレーション
5.8. Fタイル・インターフェイスのプランニング
2.1.3. PMAのデータレート
PMAのデータレートは、選択しているデータパス・クロック・モードとPMAタイプによって決まります。
スピードグレードの情報に関しては、 Agilex® 7デバイス・データシート を参照してください。
| データパスのクロックモード | コンフィグレーション | データレート範囲 | |
|---|---|---|---|
| FHT PMA | FGT PMA | ||
| PMAクロックモード (最大906.25MHz) |
PMA Direct |
|
|
| システムPLLクロックモード (最大1GHz) |
PMA Direct MAC、PCS、およびFECを使用するその他のコンフィグレーション |
||
| フラクチャー・タイプ | イーサネット・モード | PMA Direct モード3 0 | FEC Directモード | |||
|---|---|---|---|---|---|---|
| FGT | FHT | FGT | FHT | FGT | FHT | |
| st_x1 | 10GbE-1、25GbE-1 | 25GbE-1 | PMAの幅が32以下の1レーン | PMAの幅が32以下の1レーン | PMAの幅が32以下の1レーン | PMAの幅が32以下の1レーン |
| st_x2 | 50GbE-1、50GbE-2 | 50GbE-1、50GbE-2 | PMAの幅が64の1レーン | PMAの幅が64の1 レーン | PMAの幅が32以下の2つの結合レーン PMAの幅が64の1 レーン |
PMAの幅が32以下の2つの結合レーン PMAの幅が64の1レーン |
| st_x4 | 40GbE-4、100GbE-2、100GbE-4 | 100GbE-1、100GbE-2、100GbE-4 | 使用されない | PMAの幅が128の1 レーン | PMAの幅が32以下の4つの結合レーン PMAの幅が64の2つの結合レーン |
PMAの幅が32以下の4つの結合レーン PMAの幅が64の2つの結合レーン PMAの幅が128の1レーン |
| st_x8 | 200GbE-4、200GbE-8 | 200GbE-2、200GbE-4 | 使用されない | 使用されない | PMAの幅が32以下の8つの結合レーン PMAの幅が64の4つの結合レーン |
PMAの幅が64の4つの結合レーン PMAの幅が128の2つの結合レーン |
| st_x16 | 200GbE-4、400GbE-8 | 200GbE-4、400GbE-4 | 使用されない | 使用されない | PMAの幅が64の8つの結合レーン | PMAの幅が128の4つの結合レーン |
PMA Directモードは、イーサネット・モードおよびFEC Directモードとは異なり、フラクチャーの基礎となるロジック (MAC、PCS、FEC) を使用しません。次の例は、イーサネット・モードおよびFEC Directモードと、PMA Directモードの違いを示しています。
- PMAの幅が32の場合の例
- 4つのPMAを使用している100GbE-4イーサネット・リンク - 25.78125Gbpsの4つの結合レーン
- 1つの st_x4 フラクチャーが使用される
- 4つのPMAを使用している100Gbps PMA Directリンク - 25.78125Gbpsの4つの結合レーン
- 4つの st_x1 フラクチャーが使用される
- 4つのPMAを使用している100Gbps FEC Directリンク - 25.78125Gbpsの4つの結合レーン
- 1つの st_x4 フラクチャーが使用される
- 4つのPMAを使用している100GbE-4イーサネット・リンク - 25.78125Gbpsの4つの結合レーン
- PMAの幅が64の場合の例
- 8つのPMAを使用している400GbE-8イーサネット・リンク - 53.125Gbpsの8つの結合レーン
- 1つの st_x16 フラクチャーが使用される
- 8つのPMAを使用している400Gbps PMA Directリンク - 53.125Gbpsの8つの結合レーン
- 8つの st_x2 フラクチャーが使用される
- 8つのPMAを使用している400Gbps FEC Directリンク - 53.125Gbpsの8つの結合レーン
- 1つの st_x16 フラクチャーが使用される
- 8つのPMAを使用している400GbE-8イーサネット・リンク - 53.125Gbpsの8つの結合レーン
1 29Gbpsから32GbpsのNRZデータレートには、システムPLLのクロックモードを使用する必要があります。
2 FGT Quad0 では、20 から 32GbpsのPAM4のみをサポートすることができます。FGT Quad1、Quad2、Quad3 では、20から58GbpsのPAM4をサポートすることができます。
3 PMA Directモードでボンディング・コンフィグレーションを使用する場合は、結合されるPMAレーンの数によって、使用するフラクチャーの数が決まります。例えば、次のようになります。
- PMAの幅が32以下の2、4、8、および16個の結合FGTレーンでは、それぞれ2、4、8、および16個の st_x1 フラクチャーを使用します。
- PMAの幅が64の2、4、および8個の結合FGTレーンでは、それぞれ2、4、および8個の st_x2 フラクチャーを使用します。
- PMAの幅が32以下の2つおよび4つの結合FHTレーンでは、それぞれ2つおよび4つの st_x1 フラクチャーを使用します。
- PMAの幅が64の2つおよび4つの結合FHTレーンでは、それぞれ2つおよび4つの st_x2 フラクチャーを使用します。
- PMAの幅が128の2つおよび4つの結合FHTレーンでは、それぞれ2つおよび4つの st_x4 フラクチャーを使用します。