FタイルのアーキテクチャーとPMAおよびFEC Direct PHY IPのユーザーガイド

ID 683872
日付 1/24/2024
Public
ドキュメント目次

3.4.1. TXおよびRXのパラレルおよびシリアル・インターフェイス信号

表 44.  TXおよびRXのパラレルおよびシリアル・インターフェイス信号変数の定義については、ポートおよび信号のリファレンスにおいてインターフェイス接続するポートのビットを定義する変数を参照してください。
信号名 クロックドメイン/リセット 方向 詳細
tx_parallel_data [(80 * N * X)-1:0]

tx_coreclkin

tx_reset

入力 FPGAコアからFタイル・インターフェイスへのパラレル・データ・バス。パラレルデータのマッピング情報 で説明されているとおり、一部のビットは特定の機能にマッピングされます。
rx_parallel_data[(80 * N * X) -1:0]

rx_coreclkin

rx_reset

出力 FPGAコアからFタイル・インターフェイスへのパラレル・データ・バス。さまざまなコンフィグレーションにおけるTXおよびRXのパラレル・データ・マッピング情報 で説明されているとおり、一部のビットは特定の機能にマッピングされます。
tx_serial_data [N-1:0] tx_reset 出力 TXシリアル・データ・ポート
tx_serial_data_n [N-1:0] tx_reset 出力 TXシリアル・データ・ポートの差動ペア
rx_serial_data [N-1:0] rx_reset 入力 RXシリアル・データ・ポート
rx_serial_data_n [N-1:0] rx_reset 入力 RXシリアル・データ・ポートの差動ペア