インテル® Quartus® Primeプロ・エディション・ユーザーガイド: デバッグツール

ID 683819
日付 9/30/2019
Public
ドキュメント目次

2.5.5.2. クリティカル・リソースを使用したSignal Tapロジック

デザインのリソースに制限がある場合、次のヒントに従ってSignal Tapロジック・アナライザーで使用するロジックあるいはメモリーの削減を行ってください。
  • ランタイム・コンフィグレーションが可能なオプションをディスエーブルする - Advancedトリガー条件またはState-basedトリガーフローのランタイム・コンフィグレーションが可能なオプションをディスエーブルすることで、LEを低減できます。
  • 取得バッファー内のセグメント数を最小限に抑える - Signal Tapロジック・アナライザーで使用するロジックリソースの削減は、サンプリング・バッファー内のセグメントの制限によって可能です。
  • Data Enableをトリガーのみに使用する信号に対してディスエーブルする - デフォルトでSignal Tapロジック・アナライザーでは、すべての信号に対しdata enableオプションをイネーブルします。data enableオプションをトリガー入力としてのみ使用する信号に対してのみオフにすることで、メモリーリソースが節約できます。