インテル® Quartus® Primeプロ・エディション・ユーザーガイド: デバッグツール

ID 683819
日付 9/30/2019
Public
ドキュメント目次

2.1. Signal Tapロジック・アナライザー

Signal Tapロジック・アナライザーでは、FPGAデザイン内のリアルタイムの信号動作をキャプチャして表示し、内部信号の動作を通常のデバイス動作中に調べることができます。このとき、追加のI/Oピンや外部ラボ機器は不要です。

デバッグプロセスを容易にするために、キャプチャしたデータをデバイスメモリーに保存しておいて、後で解析することができます。デバッグに関係のないデータをフィルター処理するために、カスタムトリガー条件ロジックを定義することもできます。Signal Tapロジック・アナライザーは、プログラマブル・ロジック市場のロジック・アナライザーの中で、最大のチャネル数、最大のサンプル深度、および最速のクロック速度をサポートします。

図 14.  Signal Tapロジック・アナライザーのブロック図

Signal Tapロジック・アナライザーは、スタンドアロン・パッケージとして、またはソフトウェア・サブスクリプションの一部として使用可能です。

注: インテル® Quartus® Primeプロ・エディション開発ソフトウェアでは、新しい方法を使用して設定とアサインメントを行います。例えば、 Signal Tapアサインメントに含まれるのは instance 名のみで、 entity:instance 名は含まれません。既存のSignal Tapファイル (.stp) の インテル® Quartus® Primeプロ・エディションへの移行に関する詳細は、 インテル® Quartus® Primeプロ・エディションへのマイグレーションを参照してください。