AN 886: Agilex™ 7 デバイスのデザイン・ガイドライン

ID 683634
日付 10/09/2023
Public
ドキュメント目次

6.1.8.2.1. シリアル・コンフィグレーション・デバイス

表 60.  シリアル・コンフィグレーション・デバイスのチェックリスト
番号 チェック欄 チェック項目
1   ASコンフィグレーション・モードを集積度の高いデバイスで使用する場合は、ターゲットのFPGAの集積度に対して十分な大きさのコンフィグレーション・デバイスがあることを確認します。

クアッドSPIフラッシュデバイスは、ASコンフィグレーション・スキームにおいてシリアル・コンフィグレーション・デバイスとして使用します。

シリアル・コンフィグレーション・デバイスのプログラミングは、 Quartus® Prime開発ソフトウェアで インテル® FPGA ダウンロード・ケーブル IIを使用し、アクティブ・シリアル・インターフェイスを介して行います。

あるいは、サポートされているサードパーティー製のプログラマー (BP MicrosystemsやSystem Generalなど) を使用することもできます。

シリアル・コンフィグレーション・デバイスは、JTAGインターフェイスを直接サポートしません。ただし、 Agilex™ 7 FPGAをJTAGインターフェイスとコンフィグレーション・デバイスの間のブリッジとして使用することで、両方のデバイスで同じJTAGインターフェイスを使用できるようになるため、JTAGダウンロード・ケーブルを使用してデバイスをプログラミングすることができます。

Agilex™ 7 FPGAをブリッジとして使用してJTAGからQuad SPIフラッシュデバイスをプログラミングすると、標準のASインターフェイスを使用する場合よりも低速になります。