インテルのみ表示可能 — GUID: meo1522338819457
Ixiasoft
9.1. 概要
9.2. ゴールデン・ハードウェア・リファレンス・デザイン (GHRD)
9.3. ソフトウェア要件の定義
9.4. ソフトウェア・アーキテクチャーの定義
9.5. ソフトウェア・ツールの選択
9.6. ブートローダー・ソフトウェアの選択
9.7. アプリケーションに対するオペレーティング・システムの選択
9.8. Linux*に向けたソフトウェア開発プラットフォームの構築
9.9. パートナーOSまたはRTOSに向けたソフトウェア開発プラットフォームの構築
9.10. ドライバーに関する考慮事項
9.11. ブートとコンフィグレーションに関する考慮事項
9.12. システムリセットに関する考慮事項
9.13. フラッシュに関する考慮事項
9.14. アプリケーションの開発
9.15. テストと検証
9.16. エンベデッド・ソフトウェアのデザイン・ガイドラインの改訂履歴
インテルのみ表示可能 — GUID: meo1522338819457
Ixiasoft
9.11.4. HPSブートオプションの選択
コンフィグレーションとブートモードは、 Quartus® Primeプロ・エディションの「FPGA Interfaces」タブにある「HPS Boot Source」サブウィンドウで選択します。
- FPGA Configuration First: SDMでは、FPGAコアおよびすべてのペリフェラルI/Oのコンフィグレーションを行ってから、FSBLをHPSオンチップRAMにロードし、HPSをリセットから解放します。初期コンフィグレーション時にエラーが発生した場合、HPSはリセットから解放されません。
- HPS First: SDMでは、HPS SDRAMに必要なI/Oのみをコンフィグレーションします。その後、FSBLをHPSオンチップRAMにロードしてから、HPSをリセットから解放します。FPGAコアやその他の未使用I/Oのコンフィグレーションは行われません。HPSで、FPGAの残りの部分をコンフィグレーションします。