AN 886: Agilex™ 7 デバイスのデザイン・ガイドライン

ID 683634
日付 10/09/2023
Public
ドキュメント目次

5.8. デザインエントリーの改訂履歴

表 46.  デザインエントリーの改訂履歴
ドキュメント・バージョン 変更内容
2023.10.09 HPS I/Oの設定: 制約とドライブ強度のセクションを更新し、PCBレイアウトに合わせてHPS I/Oが適切にコンフィグレーションされるようにしています。
2023.05.12
  • RMIIおよびRGMII PHYインターフェイスのセクションを更新しました。
    • RGMIIをサポートするFPGAファブリックに関する情報を削除しました。
    • HPSのプログラム可能なI/O遅延インクリメント量を訂正しました。
  • FPGA I/Oを介して接続されるPHYインターフェイスのセクションを更新しました。
2023.04.10
  • 製品ファミリー名を「 Agilex™ 7」に更新しました。
  • 次のセクションを追加しました。
    • Nios® ソフトウェア・プロセッサーIP
    • Nios® V
  • 次のセクションを追加しました。
    • NoCのデザインエントリー
    • NoCアーキテクチャーの基本
    • NoCのデザインフロー
    • NoC IPのコンフィグレーション
    • NoC IPのインスタンス化
    • NoCの割り当て
    • NoCの物理的配置
    • コンパイル
    • シミュレーション
  • 次のセクションを削除しました。
    • トランシーバーのプランニング
    HPS EMIFデザインの考慮事項
2022.08.26 次の内容を変更しました。
  • リンク先を修正し、インターフェイス・デザインに推奨される開始点からゴールデン・ハードウェア・リファレンス・デザイン (GHRD) にしました。
2021.10.29
  • システムリセットに関する考慮事項 のセクションの「HPSコールドリセットおよびリモート・アップデートのトリガー」を「リモート・アップデートのトリガー」に変更しました。
  • Fタイルに関する情報をトランシーバーのプランニングのセクションに追加しました。
2021.07.15
  • Agilexハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル FPGA-to-HPSの制約のセクションへのリンクを追加しました。
  • FPGA-to-SoCブリッジおよびSoC-to-FPGAブリッジの名前をFPGA-to-HPSおよびHPS-to-FPGAに変更しました。
  • FタイルおよびRタイルに関する情報をトランシーバーのプランニングのセクションに追加しました。
2020.09.15 エンジニアリング・サンプル・デバイスの制限事項のガイドラインをHPSブートオプションの選択のセクションから削除しました。
2020.06.22 HPSメモリーマップド・インターフェイスの概要を更新し、保護方法と想定される内容、およびソリューションに関するガイドラインを追加しました。
2019.09.30 初版