AN 886: Agilex™ 7 デバイスのデザイン・ガイドライン

ID 683634
日付 10/09/2023
Public
ドキュメント目次

5.3.3. NoC IPのコンフィグレーション

イニシエーター・ブリッジは、NoC Initiator Intel® FPGA IPを使用してコンフィグレーションされます。このイニシエーター・ブリッジには、読み出しデータを AXI* 4読み出しデータチャネルではなくM20Kメモリーに直接格納するオプションがあります。書き込みデータは常に、 AXI* 4書き込みデータチャネルを経由します。

ハードメモリーNoCを使用する場合、ターゲット・ブリッジはメモリーリソースIPの一部として含まれます。High Bandwidth Memory (HBM2E) Interface Agilex™ 7 FPGA IPでは常にNoCを使用します。また、ターゲット・ブリッジは自動的に含まれます。外部メモリー・インターフェイス (EMIF) IPのオプションにより、ハードメモリーNoCを使用するか、ハードメモリーNoCをバイパスしてFPGAファブリックに直接接続するかを選択します。ハードメモリーNoCを使用するかバイパスするかは、メモリープロトコル/速度、およびデザインの要件によって異なります。NoCを使用する場合は、ターゲット・ブリッジは自動的にこのIPに含まれます。

NoC PLLとSSMは、NoC Clock Control Intel® FPGA IPを使用してコンフィグレーションされます。

NoC Initiator Intel® FPGA IP、またはNoC Clock Control Intel® FPGA IPに関しては、Agilex 7 M-Series FPGA Network-on-Chip (NoC) User Guide を参照してください。

High Bandwidth Memory (HBM2E) Interface Agilex™ 7 FPGA IPに関しては、High Bandwidth Memory (HBM2E) Interface Agilex 7 M-Series FPGA IP User Guide を参照してください。

外部メモリー・インターフェイス (EMIF) IPに関しては、External Memory Interfaces Agilex 7 M-Series FPGA IP User Guide を参照してください。