インテルのみ表示可能 — GUID: lvb1557106888662
Ixiasoft
9.1. 概要
9.2. ゴールデン・ハードウェア・リファレンス・デザイン (GHRD)
9.3. ソフトウェア要件の定義
9.4. ソフトウェア・アーキテクチャーの定義
9.5. ソフトウェア・ツールの選択
9.6. ブートローダー・ソフトウェアの選択
9.7. アプリケーションに対するオペレーティング・システムの選択
9.8. Linux*に向けたソフトウェア開発プラットフォームの構築
9.9. パートナーOSまたはRTOSに向けたソフトウェア開発プラットフォームの構築
9.10. ドライバーに関する考慮事項
9.11. ブートとコンフィグレーションに関する考慮事項
9.12. システムリセットに関する考慮事項
9.13. フラッシュに関する考慮事項
9.14. アプリケーションの開発
9.15. テストと検証
9.16. エンベデッド・ソフトウェアのデザイン・ガイドラインの改訂履歴
インテルのみ表示可能 — GUID: lvb1557106888662
Ixiasoft
7.7. Hyperflex® でのデザイン
番号 | チェック欄 | チェック項目 |
---|---|---|
1 | Hyperflex® の機能を使用してデザインを最適化し、パフォーマンスを向上させます。 |
Hyperflex® コア・アーキテクチャーでは、インターコネクト配線、およびFPGA内の主要な機能ブロックすべての入力に対してレジスターを追加します。このような追加レジスターはHyper-Registerと呼ばれ、従来のレジスターとは異なります。従来のレジスターは、アダプティブ・ロジック・モジュール (ALM) にのみ存在します。Hyper-Registerは、コアの性能の大幅な向上に役立ちます。
このパフォーマンス向上を実現するには、次のステップにより、デザインを最適化する必要があります。
- Hyper-Retiming
- Hyper-Pipelining
- Hyper-Optimization
高性能デザインについては、 インテル® FPGAテクニカル・トレーニングのウェブサイトを参照してください。