5.1.3.1. HPSのクロック・プランニング
5.1.3.2. 早期のピン・プランニングとI/O割り当ての解析
5.1.3.3. HPSクロック、リセット、PoRのピン機能と接続
ガイドライン: HPSクロック入力のピン位置を選択します
ガイドライン: nCONFIG および HPS_COLD_nRESET の最小アサート時間仕様に従います
ガイドライン: HPS_COLD_nRESET をSDM QSPIリセットに接続しないでください
5.1.3.4. リモート・システム・アップデート (RSU) 機能に向けたDirect to Factoryピンのサポート
5.1.3.5. 内部クロック
9.1. 概要
9.2. ゴールデン・ハードウェア・リファレンス・デザイン (GHRD)
9.3. ソフトウェア要件の定義
9.4. ソフトウェア・アーキテクチャーの定義
9.5. ソフトウェア・ツールの選択
9.6. ブートローダー・ソフトウェアの選択
9.7. アプリケーションに対するオペレーティング・システムの選択
9.8. Linux*に向けたソフトウェア開発プラットフォームの構築
9.9. パートナーOSまたはRTOSに向けたソフトウェア開発プラットフォームの構築
9.10. ドライバーに関する考慮事項
9.11. ブートとコンフィグレーションに関する考慮事項
9.12. システムリセットに関する考慮事項
9.13. フラッシュに関する考慮事項
9.14. アプリケーションの開発
9.15. テストと検証
9.16. エンベデッド・ソフトウェアのデザイン・ガイドラインの改訂履歴
5.1.3.3. HPSクロック、リセット、PoRのピン機能と接続
HPSクロックピンとオプションのリセットピンには、ボードレベルのリセットロジックおよび回路のプランニングとデザインを行う際に考慮すべき特定の機能的な動作と要件があります。
ガイドライン: HPSクロック入力のピン位置を選択します
HPS_OSC_CLK は、HPS専用I/Oバンクの任意の位置に配置することができます。HPS プラットフォーム・デザイナー・コンポーネントを使用して HPS_OSC_CLK のピンを選択し、そのバンクに割り当てられている他のHPSペリフェラルI/Oの位置との互換性を確認します。
ガイドライン: nCONFIG および HPS_COLD_nRESET の最小アサート時間仕様に従います
nCONFIG および HPS_COLD_nRESET ピンは、 Agilex™ 7デバイスファミリーのピン接続ガイドラインのHPSのセクションで指定されている最小時間のあいだアサートする必要があります。
ガイドライン: HPS_COLD_nRESET をSDM QSPIリセットに接続しないでください
HPS_COLD_nRESET は双方向ピンです。SDMに入力され、HPSおよびそのペリフェラルのコールドリセット手順を開始します。HPS_COLD_nRESET 出力を使用して、HPSがリセットされる際にリセットするボード上のそのほかのデバイスをリセットします。ただし、SDMはソフトウェアを介してQSPIのリセットを処理します。HPS_COLD_nRESET をSDM QSPIリセットに接続すると、未定義のシステム動作が発生する可能性があります。