インテルのみ表示可能 — GUID: ult1557328262734
Ixiasoft
9.1. 概要
9.2. ゴールデン・ハードウェア・リファレンス・デザイン (GHRD)
9.3. ソフトウェア要件の定義
9.4. ソフトウェア・アーキテクチャーの定義
9.5. ソフトウェア・ツールの選択
9.6. ブートローダー・ソフトウェアの選択
9.7. アプリケーションに対するオペレーティング・システムの選択
9.8. Linux*に向けたソフトウェア開発プラットフォームの構築
9.9. パートナーOSまたはRTOSに向けたソフトウェア開発プラットフォームの構築
9.10. ドライバーに関する考慮事項
9.11. ブートとコンフィグレーションに関する考慮事項
9.12. システムリセットに関する考慮事項
9.13. フラッシュに関する考慮事項
9.14. アプリケーションの開発
9.15. テストと検証
9.16. エンベデッド・ソフトウェアのデザイン・ガイドラインの改訂履歴
インテルのみ表示可能 — GUID: ult1557328262734
Ixiasoft
5.1.3.2. 早期のピン・プランニングとI/O割り当ての解析
HPSクロック入力は、HPS専用I/Oバンクにあります。このバンクは、イーサネット、大容量ストレージフラッシュ、UARTコンソールなどのHPSペリフェラルのI/Oと共有します。このバンク内の位置は、ユーザーでコンフィグレーションが可能です。
ガイドライン: HPS専用I/OのI/O電圧レベルを選択します
HPS専用I/Oは、1.8Vの電圧レベルをサポートするLVCMOS/LVTTLです。HPS専用I/Oバンクを使用するようにコンフィグレーションされるHPSペリフェラル・インターフェイス (イーサネットPHY、UARTコンソールなど) およびHPSのボードレベルのクロック回路が、1.8V LVCMOS信号と互換性があることを確認してください。