インテルのみ表示可能 — GUID: yhx1557106852402
Ixiasoft
9.1. 概要
9.2. ゴールデン・ハードウェア・リファレンス・デザイン (GHRD)
9.3. ソフトウェア要件の定義
9.4. ソフトウェア・アーキテクチャーの定義
9.5. ソフトウェア・ツールの選択
9.6. ブートローダー・ソフトウェアの選択
9.7. アプリケーションに対するオペレーティング・システムの選択
9.8. Linux*に向けたソフトウェア開発プラットフォームの構築
9.9. パートナーOSまたはRTOSに向けたソフトウェア開発プラットフォームの構築
9.10. ドライバーに関する考慮事項
9.11. ブートとコンフィグレーションに関する考慮事項
9.12. システムリセットに関する考慮事項
9.13. フラッシュに関する考慮事項
9.14. アプリケーションの開発
9.15. テストと検証
9.16. エンベデッド・ソフトウェアのデザイン・ガイドラインの改訂履歴
インテルのみ表示可能 — GUID: yhx1557106852402
Ixiasoft
6.1.7. 電源ピンの接続と電源
番号 | チェック欄 | チェック項目 |
---|---|---|
1 | すべての電源ピンは、 Agilex™ 7デバイスファミリーのピン接続ガイドラインで指定されているとおりに正しく接続します。 | |
2 | VCCIO ピンと VREF ピンを接続し、各バンクのI/O規格をサポートします。 | |
3 | FPGAの電源ピンまたはボード上のその他の電源ピンにおける固有の要件を調べ、電源レールを共有できるボード上のデバイスを特定します。 | |
4 | 電源共有と絶縁に推奨されるガイダンス、および Agilex™ 7デバイスファミリーのピン接続ガイドラインで示されている各ピンに固有のガイドラインに従います。 | |
5 | AN 692: Cyclone® 10 GX、 Arria® 10、 Stratix® 10、および Agilex™ 7デバイスの電源シーケンスについての考慮事項を参照し、電源シーケンスに関するデザイン要件を理解します。 |
Agilex™ 7デバイスでは、デザイン要件に応じてさまざまな電圧を供給する必要があります。
Agilex™ 7デバイスでは、幅広い業界I/O規格をサポートします。VCCIO のレベルがI/O規格で推奨される動作範囲外にある場合、デバイスの出力ピンはI/O規格の仕様を満たしません。
電圧リファレンス (VREF) ピンは、特定のI/O規格の電圧リファレンスとして機能します。VREF ピンは主に電圧バイアスに使用され、多くの電流の供給やシンクは行いません。電圧は、レギュレーターまたは抵抗分圧器ネットワークで生成します。
VREFP_ADC ピンは電源ピンではありません。電圧センサーのADCにリファレンス電圧を提供します。より良い電圧センサーの性能を実現するには、VREFP_ADC ピンをGNDに接続します。VREFP_ADC ピンをGNDに接続すると、オンチップのリファレンス・ソースがアクティブになります。