インテルのみ表示可能 — GUID: xxj1557106854040
Ixiasoft
9.1. 概要
9.2. ゴールデン・ハードウェア・リファレンス・デザイン (GHRD)
9.3. ソフトウェア要件の定義
9.4. ソフトウェア・アーキテクチャーの定義
9.5. ソフトウェア・ツールの選択
9.6. ブートローダー・ソフトウェアの選択
9.7. アプリケーションに対するオペレーティング・システムの選択
9.8. Linux*に向けたソフトウェア開発プラットフォームの構築
9.9. パートナーOSまたはRTOSに向けたソフトウェア開発プラットフォームの構築
9.10. ドライバーに関する考慮事項
9.11. ブートとコンフィグレーションに関する考慮事項
9.12. システムリセットに関する考慮事項
9.13. フラッシュに関する考慮事項
9.14. アプリケーションの開発
9.15. テストと検証
9.16. エンベデッド・ソフトウェアのデザイン・ガイドラインの改訂履歴
インテルのみ表示可能 — GUID: xxj1557106854040
Ixiasoft
6.1.7.2. PLLに関するボード・デザイン・ガイドライン
番号 | チェック欄 | チェック項目 |
---|---|---|
1 | デザインですべてのPLLを使用しない場合でも、すべてのPLL電源ピンを接続し、ノイズを低減します。 | |
2 | 電源ネットは、絶縁電源プレーン、電源プレーンのカットアウト、または少なくとも20ミルの厚さのトレースで提供します。 |
PLLの使用、およびジッターを最小限に抑える目的で電源システムを設計する場合は、ボードデザインのプランニングを行います。PLLでは、アナログ・コンポーネントがデジタルデバイスに組み込まれています。