AN 886: Agilex™ 7 デバイスのデザイン・ガイドライン

ID 683634
日付 10/09/2023
Public
ドキュメント目次

2.3.1. 利用可能なHPS IPの評価

HPSアーキテクチャーには、さまざまなペリフェラルが統合されています。それにより、ボードサイズを縮小し、システム内のパフォーマンスを向上させます。ソフトIPをFPGAコアに向けて評価する前に、FPGA I/Oの節約に活用できるHPSペリフェラルを特定します。
  • EMAC
  • USBコントローラー
  • I2Cコントローラー
  • UART
  • SPIマスター・コントローラー
  • SPIスレーブ・コントローラー
  • GPIOインターフェイス

利用可能なHPS IPの評価については、 Agilex™ 7ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアルを参照してください。