インテルのみ表示可能 — GUID: eni1558636171171
Ixiasoft
9.1. 概要
9.2. ゴールデン・ハードウェア・リファレンス・デザイン (GHRD)
9.3. ソフトウェア要件の定義
9.4. ソフトウェア・アーキテクチャーの定義
9.5. ソフトウェア・ツールの選択
9.6. ブートローダー・ソフトウェアの選択
9.7. アプリケーションに対するオペレーティング・システムの選択
9.8. Linux*に向けたソフトウェア開発プラットフォームの構築
9.9. パートナーOSまたはRTOSに向けたソフトウェア開発プラットフォームの構築
9.10. ドライバーに関する考慮事項
9.11. ブートとコンフィグレーションに関する考慮事項
9.12. システムリセットに関する考慮事項
9.13. フラッシュに関する考慮事項
9.14. アプリケーションの開発
9.15. テストと検証
9.16. エンベデッド・ソフトウェアのデザイン・ガイドラインの改訂履歴
インテルのみ表示可能 — GUID: eni1558636171171
Ixiasoft
5.2.1. クロックおよびリセットに関するデザインの考慮事項
Agilex™ 7コンフィグレーション・ユーザーガイドで詳細が示されているコンフィグレーション・クロックのガイドラインに従うことで、適切な動作を実現します。クロック周波数、デバイスサイズ、およびデザインの複雑さが増し続けている現在では、綿密なリセット戦略により、リセットからのリリースにおけるわずかな違いで起こりうる影響を考慮することが必要になっています。このリセット戦略では、すべてのレジスターおよびコアロジックがユーザーモードになるまでデバイスをリセット状態に保つ必要があります。 インテル® では、Reset Release Agilex™ 7 FPGA IPの nINIT_DONE 信号を使用することを強く推奨しています。この出力は、リセット回路への初期入力の1つです。詳細は、 Agilex™ 7コンフィグレーション・ユーザーガイドを参照してください。