インテルのみ表示可能 — GUID: zhf1557328336796
Ixiasoft
9.1. 概要
9.2. ゴールデン・ハードウェア・リファレンス・デザイン (GHRD)
9.3. ソフトウェア要件の定義
9.4. ソフトウェア・アーキテクチャーの定義
9.5. ソフトウェア・ツールの選択
9.6. ブートローダー・ソフトウェアの選択
9.7. アプリケーションに対するオペレーティング・システムの選択
9.8. Linux*に向けたソフトウェア開発プラットフォームの構築
9.9. パートナーOSまたはRTOSに向けたソフトウェア開発プラットフォームの構築
9.10. ドライバーに関する考慮事項
9.11. ブートとコンフィグレーションに関する考慮事項
9.12. システムリセットに関する考慮事項
9.13. フラッシュに関する考慮事項
9.14. アプリケーションの開発
9.15. テストと検証
9.16. エンベデッド・ソフトウェアのデザイン・ガイドラインの改訂履歴
インテルのみ表示可能 — GUID: zhf1557328336796
Ixiasoft
5.1.8.4. ブリッジのコンフィグレーションおよび使用方法に関する情報
デフォルトで、SSBLはすべてのブリッジのリセット解除しか行わず、自動的にブリッジをコンフィグレーションしたり有効にしたりすることはありません。すべてのブリッジをデザインに応じてコンフィグレーションし、有効にする必要があります。これを実現するには、SSBLで実行される「u-boot.scr」スクリプトファイルを作成します。これにより、SSBLでブリッジのコンフィグレーションに必要なレジスターを変更します。この時点でブリッジはコンフィグレーションされて有効になります。その後のFPGAのコンフィグレーション中にSSBLで変更することはできません。
詳細は、RocketBoards.org で提供されているCreating the U-boot Scriptの例を参照してください。