インテルのみ表示可能 — GUID: lqn1557106856331
Ixiasoft
9.1. 概要
9.2. ゴールデン・ハードウェア・リファレンス・デザイン (GHRD)
9.3. ソフトウェア要件の定義
9.4. ソフトウェア・アーキテクチャーの定義
9.5. ソフトウェア・ツールの選択
9.6. ブートローダー・ソフトウェアの選択
9.7. アプリケーションに対するオペレーティング・システムの選択
9.8. Linux*に向けたソフトウェア開発プラットフォームの構築
9.9. パートナーOSまたはRTOSに向けたソフトウェア開発プラットフォームの構築
9.10. ドライバーに関する考慮事項
9.11. ブートとコンフィグレーションに関する考慮事項
9.12. システムリセットに関する考慮事項
9.13. フラッシュに関する考慮事項
9.14. アプリケーションの開発
9.15. テストと検証
9.16. エンベデッド・ソフトウェアのデザイン・ガイドラインの改訂履歴
インテルのみ表示可能 — GUID: lqn1557106856331
Ixiasoft
6.1.8.5.1. コンフィグレーション・ピンの電圧レベル
番号 | チェック欄 | チェック項目 |
---|---|---|
1 | コンフィグレーション・ピンのVCCIO_SDM およびVCCIO がコンフィグレーションに使用される外部デバイスの電圧レベルと一致していることを確認します。 |
Agilex™ 7デバイスのコンフィグレーション・ピンは、外部デバイスに接続します (例えば、Quad SPIフラッシュ・コンフィグレーション・デバイス、 Avalon® -STホスト、またはSD/MMCフラッシュメモリーなど)。コンフィグレーション・ピンの電圧レベルは、接続するデバイスの電圧レベルと一致している必要があります。コンフィグレーション・ピンとして使用するJTAGおよびSDM I/Oには、VCCIO_SDM から電源を供給します。 Avalon® -ST ×32および×16のコンフィグレーション・スキームの場合、AVST_CLK、AVST_READY、AVST_VALID、および AVST_DATA ピンには、ピンが存在するI/OバンクのVCCIO から電源を供給します。