外部メモリー・インターフェイス・ インテル® Agilex™ FPGA IPユーザーガイド

ID 683216
日付 12/14/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

5.1. シミュレーションのオプション

シミュレーション速度の向上に向けて、次のオプションがサンプル・テストベンチで利用可能です。
  • Skip calibration — メモリー・コンフィグレーション設定をロードしてユーザーモードに入ることで、最短時間でのシミュレーションを提供します。

シミュレーションのオプションはどちらも、正確なコントローラー効率を表し、ボードスキューを考慮していません。これにより、シミュレーションされたインターフェイスのレイテンシー数値に不一致が生じる場合があります。シミュレーションの前提、およびRTLシミュレーションとフィット後の実装における違いについては、Intel Agilex EMIF IP Design Example User GuideSimulation Versus Hardware Implementationの章を参照してください。

表 56.  インテルAgilex EMIF IPでの一般的なシミュレーション時間

キャリブレーション・モード/ランタイム (1)

推定シミュレーション時間

小さなインターフェイス (×8シングルランク)

大きなインターフェイス (×72クアッドランク)

スキップ

  • Skip Calibration
  • 計算された設定をプリロードします。

15分

40分

注意

  1. ドライバーテストの1ループを使用します。ドライバーの1ループは約600の読み出しまたは書き込み要求であり、バースト長は最大64です。
  2. この表に示されているシミュレーション時間は、Synopsys VCSを使用した場合のおおよその数値です。シミュレーション時間は、IPのコンフィグレーション、使用するシミュレーター、および使用するコンピューターまたはサーバーによって大幅に異なる場合があります。