外部メモリー・インターフェイス・ インテル® Agilex™ FPGA IPユーザーガイド

ID 683216
日付 12/14/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

4.2.9. caltiming4

アドレス=35 (32ビット)

フィールド ビットHigh ビットLow 説明 アクセス
cfg_t_param_wr_ap_to_valid 5 0 オートプリチャージをともなう書き込みから有効なコマンド間のタイミング 読み出し
cfg_t_param_pch_to_valid 11 6 プリチャージから有効なコマンド間のタイミング 読み出し
cfg_t_param_pch_all_to_valid 17 12 すべてをプリチャージするコマンドからバンクのアクティブ化コマンドに対するバンクの準備ができるまで 読み出し
cfg_starve_limit 25 18 メモリー・コントローラーで個々のトランザクションの優先度が上がる前に並べ替えることができるDRAMバースト・トランザクションの数を指定します。 読み出し
cfg_t_param_pdn_to_valid 31 26 パワーダウンから有効なバンクコマンドのウィンドウ 読み出し