このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
インテルのみ表示可能 — GUID: cci1547149171298
Ixiasoft
インテルのみ表示可能 — GUID: cci1547149171298
Ixiasoft
11.5.10. デバッグのチェックリスト
確認 |
項目 |
---|---|
異なるフィットを試みる |
|
動作周波数でIPパラメーターを確認する (tMRD、tWTRなど) |
|
適切なタイミングのディレーティングでデザインを制約し、タイミングを収束していることを確認する |
|
デザインをシミュレーションする。シミュレーションで失敗した場合はハードウェアでも失敗します |
|
タイミングを解析する |
|
RZQ (OCT) を配置し割り当てる |
|
電源供給ネットワーク (PDN) を測定する |
|
シグナル・インテグリティーを測定する |
|
セットアップおよびホールドのタイミングを測定する |
|
FPGAの電圧を測定する |
|
電圧を変更する |
|
PCBを加熱および冷却する |
|
低い周波数または高い周波数で動作させる |
|
ボードのタイミングとトレース情報を確認する |
|
LVDSおよびクロックソース、I/O電圧と終端を確認する |
|
PLLのクロックソース、仕様、およびジッターを確認する |
|
より小さなインターフェイス幅または単一のバンクにターゲットを変更する |