外部メモリー・インターフェイス・ インテル® Agilex™ FPGA IPユーザーガイド

ID 683216
日付 12/14/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

9.3.3. FPGA読み出し動作のシミュレーション・デッキ

FPGA読み出しのシミュレーション・デッキでは、読み出し動作のチャネル特性を評価することができます。

次の図は、FPGA読み出しのSPICEシミュレーション・デッキの構成を示しています。FPGA読み出しシミュレーション・デッキの構成は、アクティブ・メモリー・ランクがドライバーとしてコンフィグレーションされ、FPGAがレシーバーとしてコンフィグレーションされることを除いて、FPGA書き込みシミュレーション・デッキの構成と同じです。電気的設定はすべて、最上位のパラメーター化ファイルによって、IPのコンフィグレーション時に選択されたRTT_WRおよびOCT_INのオプションと一致するようにコンフィグレーションされます。

シミュレーション・デッキでは、エッジにアライメントされているストローブパターンを生成し、従来の読み出し動作におけるDQSペアの動作をモデル化します。FPGA書き込みのシミュレーション・デッキと同様に、レーン内のピン2は被害側のピンとして指定され、反復するPRBS-10パターンで駆動されます。他のDQおよび読み出しDBIピン (該当する場合) はすべて加害側として指定され、PRBS-15パターンで駆動されます。

図 65. FPGA読み出しのシミュレーション・デッキの構造