外部メモリー・インターフェイス・ インテル® Agilex™ FPGA IPユーザーガイド

ID 683216
日付 12/14/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

6.3. インテルAgilex FPGA EMIF IPのピンおよびリソースのプランニング

以降の項では、外部メモリー・インターフェイスのピン配置に関するガイドラインを提供します。

すべての外部メモリー・インターフェイスには通常、次のFPGAリソースが必要です。

  • インターフェイス・ピン
  • PLLおよびクロック・ネットワーク
  • RZQピン
  • 他のFPGAリソース — 例えば、コア・ファブリック・ロジック、デバッグ・インターフェイスなど

外部メモリー・インターフェイスの要件がすべて特定されたら、システムのプランニングを開始することができます。