外部メモリー・インターフェイス・ インテル® Agilex™ FPGA IPユーザーガイド

ID 683216
日付 12/14/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

11.9.8.2. トラフィック・ジェネレーターのコンフィグレーション

必要なパラメーターをすべて、トラフィック・ジェネレーター・インターフェイスのInstruction PatternAddress Pattern、およびData Patternタブで設定します。各設定が最終的なトラフィック・パターンにおよぼす影響については、ユーザーでコンフィグレーションするトラフィック・パターンのセクションを参照してください。

図 112. Instruction Patternタブ
図 113. Address Patternタブ
図 114. Data Patternタブ

ダイアログボックスの上部にあるSeparate Read and Write Settingsをクリックすると、Instruction PatternおよびAddress Patternタブには、該当する場合に、個別の書き込み設定パラメーターと読み出し設定パラメーターが表示されます。

図 115. Instruction Patternタブ: 個別の読み出し設定と書き込み設定
図 116. Address Patternタブ: 個別の読み出し設定と書き込み設定

Configurationsタブには、インターフェイスで利用可能なすべてのコンフィグレーションと、それぞれに設定されている値が表示されます。

図 117. Configurationsタブ

バイト・イネーブルのテスト

バイト・イネーブルのテストは、次の3つの段階で構成されます。

  1. 書き込み専用ステージ: write_dataとバイト・イネーブルを使用する3回の書き込み。
  2. 反転バイト・イネーブルと反転write_dataステージ: 反転write_dataと反転バイト・イネーブルを使用する3回の書き込み。この段階は、TG_INVERT_BYTEEN (シンボルアドレス0xAC) に値1を書き込むことで実行されます。
  3. 読み出し専用ステージ: 3回の読み出し、およびread_dataと (write_data & byte-enable | ~write_data & ~byte-enable) の比較。テストのバイト・イネーブル比較は、TG_TEST_BYTEEN (シンボルアドレス0xB8) に値1を書き込むことで有効になります。
図 118. バイト・イネーブルのテスト