外部メモリー・インターフェイス・ インテル® Agilex™ FPGA IPユーザーガイド

ID 683216
日付 12/14/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

10. インテルAgilex FPGA EMIF IP – コントローラーの最適化

外部メモリー・インターフェイスを設計する際は、メモリー・コントローラーの効率と帯域幅の向上に利用できる方法を理解する必要があります。

以降の項では、コントローラーの効率に影響を与える要因と、コントローラーの効率を向上させる方法について説明します。

コントローラーの効率

コントローラーの効率は、データのトランザクションによって異なります。コントローラーの効率を判断する最適な方法は、特定のデザインのメモリー・コントローラーをシミュレーションすることです。

コントローラーの効率は次のように表現されます。

効率 = データ転送のアクティブサイクル数/合計サイクル数

合計サイクル数には、コマンドまたは他の要求を発行するのに必要なサイクル数が含まれます。

注: データ転送のアクティブサイクル数は、ローカル・クロック・サイクルの観点から計算します。