外部メモリー・インターフェイス・ インテル® Agilex™ FPGA IPユーザーガイド

ID 683216
日付 12/14/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

4.2. インテルAgilex EMIF IPメモリー・マップド・レジスター (MMR) の表

MMRレジスターに対して読み出しおよび書き込みを行うアドレスバスは10ビット幅です。一方、読み出しおよび書き込みデータバスは32ビットにコンフィグレーションされます。次の表のビット・レジスター・リンクの列は、32ビットのバス内での読み出されたデータの幅に対するマッピングを提供しています。読み出しおよび書き込みは、常に32ビット幅のバスを使用して実行されます。

レジスターの概要

MMRインターフェイスには、キャリブレーションの成功がアサートされた後にのみアクセスします。

レジスター アドレス32ビット・バス ビット・レジスター・リンク
ctrlcfg0 10 32
ctrlcfg1 11 32
dramtiming0 20 32
sbcfg1 24 32
caltiming0 31 32
caltiming1 32 32
caltiming2 33 32
caltiming3 34 32
caltiming4 35 32
caltiming9 40 32
dramaddrw 42 32
sideband0 43 32
sideband1 44 32
sideband4 47 32
sideband6 49 32
sideband7 50 32
sideband9 52 32
sideband11 54 32
sideband12 55 32
sideband13 56 32
sideband14 57 32
dramsts 59 32
niosreserve0 68 32
niosreserve1 69 32
sideband16 79 32
ecc3 130 32
ecc4 144 32
ecc5 145 32
ecc6 146 32
ecc7 147 32
ecc8 148 32
注: アドレスは10進数の形式です。