AN 763: インテル® Arria® 10 SoCデバイスのデザイン・ガイドライン

ID 683192
日付 8/14/2020
Public
ドキュメント目次

3.1.1. HPS-to-FPGAインターフェイスのデザインに推奨される開始点

ご利用のトポロジーに応じて、2つのハードウェア・リファレンス・デザインのいずれかをご自身のハードウェア・デザインの開始点として選択することができます。

ガイドライン: インテルでは、HPSをFPGAのソフトIPに接続する例として、ゴールデン・ハードウェア・リファレンス・デザイン (GHRD) を開始点として使用することを推奨しています。

ゴールデン・ハードウェア・リファレンス・デザイン (GHRD) は、システムを開始するためのベースとして使用するのに最適なデフォルトの設定とタイミングを備えています。初期評価の終了後に、Intel Arria 10 HPS-to-FPGA Bridge Design Exampleのリファレンス・デザインに進み、FPGAとHPS間のさまざまなインターフェイスのパフォーマンスを比較することができます。

詳細は、ゴールデン・ハードウェア・リファレンス・デザイン (GHRD) を参照してください。

ガイドライン: インテルでは、Intel Arria 10 HPS-to-FPGA Bridge Design Exampleのリファレンス・デザインを使用し、FPGAロジックとHPS間のアクセスに最適なバースト長とデータ幅を決定することを推奨しています。

FPGA-to-HPS Bridges Design Exampleでは、FPGAロジックにモジュラーSGDMAが含まれているため、FPGAロジックからHPSのデータアクセスのバースト長をプログラミングすることができます。