AN 763: インテル® Arria® 10 SoCデバイスのデザイン・ガイドライン

ID 683192
日付 8/14/2020
Public
ドキュメント目次

3.4.2.3. I/Oバンク、2J (データ)

HPS IPコア向けArria 10 EMIFは、16、24、32、40ビット・インターフェイスのすべての非ECC DQ/DQSデータレーン信号グループにI/Oバンク2Jを使用します。64、72ビット・インターフェイスの場合は、下位4つの非ECC DQ/DQSデータレーン信号グループがこのバンク内に配置されます。

ガイドライン: HPS IP向けArria 10 EMIFで使用していないレーンのI/Oピンは、FPGA GPIOとして使用することができます。

16、24ビット・インターフェイスの場合、HPS IP向けArria 10 EMIFは、非ECC DQ/DQSデータレーン信号にI/Oバンク2Jの2つのI/Oレーンを使用します。I/Oバンク2Jの他の2つのI/Oレーンは、FPGAファブリックで汎用I/Oとして使用することができます。使用されていないレーンのピンに割り当てられるFPGA GPIO信号は、I/Oバンク2JのVCCIOおよびVREFの供給レベルと互換性のあるI/O規格をサポートします。これらの供給レベルは、外部SDRAMの信号規格によって規定されます。

ガイドライン: HPS IP向けArria 10 EMIFで使用しているレーンの未使用ピンは、FPGA GPIとして使用することができます。

HPS IPコア向けArria 10 EMIFがDQ/DQSデータレーン信号に使用している I/Oバンク2JのI/Oレーンにおいて、未使用のピンはいずれも、FPGAファブリックで汎用の入力専用として使用することができます。これらの使用されているレーンの未使用のピン位置に割り当てられるFPGA GPI信号は、I/Oバンク2JのVCCIOおよびVREFの供給レベルと互換性のあるI/O規格をサポートします。これらの供給レベルは、外部SDRAMの信号規格によって規定されます。