AN 763: インテル® Arria® 10 SoCデバイスのデザイン・ガイドライン

ID 683192
日付 8/14/2020
Public
ドキュメント目次

4.3.5.1. プロセッサーとメモリーのクロックスピード

HPSの電力消費に最も関係しているのは、プロセッサーのクロックスピードと、外部SDRAMプログラムメモリーのタイプ、サイズ、およびスピードです。

これらのシステム・パラメーターを慎重に選択し、過剰設計になることなくアプリケーションの機能的な要件とパフォーマンス要件を満たすことで、システムの消費電力を最小限に抑えることができます。

ガイドライン: インテル® Arria® 10 FPGA-to-HPSブリッジのデザイン例を使用し、アプリケーションのパフォーマンス要件に合わせてHPSのクロックとメモリー・インターフェイスのパラメーターを調整します。

デザイン例はプラットフォーム・デザイナーのサブシステムとして提供されているため、MPUのクロックスピード、インターコネクト・スピード、およびメモリーのタイプ、コンフィグレーション、スピードなどのパフォーマンスに関連するパラメーターを利用することができます。

インテル® Arria® 10 SoC開発キットでは、設計の初期段階でこのような解析を行うための便利なハードウェア・プラットフォームの選択肢を提供しています。 インテル® Arria® 10 SoC開発キットは、さまざまなメモリータイプとスピードを検討するための高速ソケット型外部SDRAMメモリー・ドーター・カードを備えています。

HPSと外部SDRAMのデザイン・パラメーターの最適なセットを使用することにより、デザインは、アプリケーションのパフォーマンス要件を満たす一方で消費電力が最小限に抑えられるように最適化されます。

詳細は、インテルのウェブサイトで提供されている開発キットおよびカードのウェブページ、FPGA-to-HPS Bridges Design Example、 インテル® Arria® 10 SoC開発キットのリンクを参照してください。