AN 763: インテル® Arria® 10 SoCデバイスのデザイン・ガイドライン

ID 683192
日付 8/14/2020
Public
ドキュメント目次

3.3.5. FPGAのリコンフィグレーションおよびFPGAのコンフィグレーション失敗時におけるHPSのリセット

FPGAのリコンフィグレーションおよびFPGAのコンフィグレーション失敗時に、デバイスのI/Oはトライステートになり、HPSはHPS共有I/OおよびHPS外部メモリー・インターフェイスI/Oへのアクセスを喪失します。

ガイドライン: HPSを介してFPGAのコンフィグレーションを開始する前に、ソフトウェアでFPGAコンフィグレーション・イメージの整合性チェックを行います。

ガイドライン: FPGAが外部ソースによって完全にコンフィグレーションされている間、HPSがリセットに入っていることを確認します。これにより、共有I/OおよびHPS SDRAM I/Oは、HPSでこれらのリソースが必要になるまでにコンフィグレーションされます。

ガイドライン: リコンフィグレーション中にHPSを動作させる場合は、リコンフィグレーション・ビットストリームをパーシャル・リコンフィグレーション・イメージとして設計します。

詳細は、Intel Arria 10 Hard Processor System Technical Reference Manualの「FPGA Manager」の章を参照してください。