インテルのみ表示可能 — GUID: pde1458166565939
Ixiasoft
インテルのみ表示可能 — GUID: pde1458166565939
Ixiasoft
4.5.1.2. FPGA I/Oを介して接続されるPHYインターフェイス
HPS EMAC PHYインターフェイスにFPGA I/Oを使用することは、PHYインターフェイスで使用できる共有I/Oが十分に残されていない場合や、HPS EMACでネイティブにサポートされていないPHYインターフェイスに適合させる場合に有効です。
ガイドライン: プラットフォーム・デザイナーでHPSコンポーネントをコンフィグレーションする際は、PHYインターフェイスの送信クロック周波数を指定します。
他のPHYインターフェイスに適合させる場合も含め、GMIIもしくはMIIには、HPS EMAC PHYインターフェイスの送信パスの最大クロック周波数を指定します (GMIIの場合は125MHz、MIIの場合は25MHz)。このコンフィグレーションにより、プラットフォーム・デザイナーでのシステム生成時に、クロックの適切なタイミング制約がPHYインターフェイスの送信クロックに適用されます。