インテルのみ表示可能 — GUID: pde1458159936143
Ixiasoft
5.1.1. 目的
5.1.2. ソフトウェア開発プラットフォームのコンポーネントの構築
5.1.3. アプリケーションに向けたオペレーティング・システムの選択
5.1.4. Linuxに向けたソフトウェア開発プラットフォームの構築
5.1.5. ベアメタル・アプリケーションに向けたソフトウェア開発プラットフォームの構築
5.1.6. パートナーOSまたはRTOSに向けたソフトウェア開発プラットフォームの構築
5.1.7. ブート・ローダー・ソフトウェアの選択
5.1.8. 開発、デバッグおよびトレースに向けたソフトウェア・ツールの選択
5.1.9. ボードの立ち上げに関する考慮事項
5.1.10. ブートおよびコンフィグレーションに関するデザインの考慮事項
5.1.11. フラッシュ・デバイス・ドライバーに関するデザインの考慮事項
5.1.12. HPS ECCに関するデザインの考慮事項
5.1.13. セキュリティーに関するデザインの考慮事項
5.1.14. エンベデッド・ソフトウェアのデバッグとトレース
インテルのみ表示可能 — GUID: pde1458159936143
Ixiasoft
1.3. SoC FPGAデザインに向けたボード・デザイン・ガイドラインの概要
ボード・デザイン・フローの各段階 |
ガイドライン |
リンク |
---|---|---|
HPSの電源に関するデザインの考慮事項 |
オンボード電源の立ち上げ、早期消費電力見積もり、HPSとFPGAの電源に関するデザインの考慮事項、消費電力解析、および消費電力の最適化 |
HPSの消費電力に関するデザインの考慮事項 |
FPGAリコンフィグレーション |
HPSのリブートを伴うフラッシュ・アップデートまたはパーシャル・リコンフィグレーションを使用する際は、FPGAのリコンフィグレーションは応答しなくなります。 |
FPGAのリコンフィグレーション |
HPSインターフェイスに向けたボード・デザイン・ガイドライン |
EMAC、USB、QSPI、SD/MMC、NAND、UART、およびI2Cを含みます。 |
HPSインターフェイスのデザイン・ガイドライン |