このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. F タイルの概要
2. F タイルのアーキテクチャー
3. F-Tile PMA/FEC Direct PHY Intel® FPGA IP の実装
4. F-Tile Reference and System PLL Clocks Intel® FPGA IP の実装
5. F タイル PMA/FEC Direct PHY デザインの実装
6. サポートされるツール
7. F タイル・トランシーバー・リンクのデバッグ
8. F タイルのアーキテクチャーと PMA および FEC Direct PHY IP のユーザーガイド・アーカイブ
9. F タイルのアーキテクチャーと PMA および FEC Direct PHY IP のユーザーガイド改訂履歴
A. 付録
2.2.2.1. 400G ハード IP と FHT を使用している 1 つの 200GbE-4 インターフェイスの実装
2.2.2.2. 400G ハード IP と FHT を使用している 1 つの 200GbE-2 インターフェイスの実装
2.2.2.3. 400G ハード IP と FHT を使用している 1 つの 100GbE-1 インターフェイスの実装
2.2.2.4. 400G ハード IP と FGT を使用している 1 つの 100GbE-4 インターフェイスの実装
2.2.2.5. 200G ハード IP と FGT を使用している 1 つの 10GbE-1 インターフェイスの実装
2.2.2.6. 400G ハード IP と FHT を使用している 3 つの 25GbE-1 インターフェイスの実装
2.2.2.7. 400G ハード IP と FHT を使用している 1 つの 50GbE-1 インターフェイスと 2 つの 25GbE-1 インターフェイスの実装
2.2.2.8. 400G ハード IP と FHT を使用している 1 つの 100GbE-1 インターフェイスと 2 つの 25GbE-1 インターフェイスの実装
2.2.2.9. 400G ハード IP と FHT を使用している 2 つの 100GbE-1 インターフェイスと 1 つの 25GbE-1 インターフェイスの実装
2.2.2.10. 400G ハード IP と FHT を使用している 100GbE-1、100GbE-2、および 50GbE-1 インターフェイスの実装
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP の概要
3.2. F-Tile PMA/FEC Direct PHY Intel® FPGA IP を使用するデザイン
3.3. IP のコンフィグレーション
3.4. 信号とポートのリファレンス
3.5. PMA および FEC モードにおける PHY TX および RX データパスのビットマッピング
3.6. クロック
3.7. カスタム拍生成ポートとロジック
3.8. リセットのアサート
3.9. ボンディングの実装
3.10. 独立したポートのコンフィグレーション
3.11. コンフィグレーション・レジスター
3.12. コンフィグレーション可能な インテル® Quartus® Prime 開発ソフトウェアの設定
3.13. ハードウェア・テストに向けた F-Tile PMA/FEC Direct PHY Intel® FPGA IP のコンフィグレーション
3.14. Avalon® メモリーマップド・インターフェイスを使用してのハードウェア・コンフィグレーション
3.4.1. TX および RX のパラレルおよびシリアル・インターフェイス信号
3.4.2. TX および RX のリファレンス・クロックとクロック出力インターフェイス信号
3.4.3. リセット信号
3.4.4. RS-FEC の信号
3.4.5. カスタム拍のコントロールおよびステータス信号
3.4.6. TX PMA のコントロール信号
3.4.7. RX PMA のステータス信号
3.4.8. TX/RX の PMA およびコア・インターフェイス FIFO の信号
3.4.9. PMA Avalon® メモリーマップド・インターフェイスの信号
3.4.10. データパス Avalon® メモリーマップド・インターフェイスの信号
5.1. F タイル PMA/FEC Direct PHY デザインの実装
5.2. F-Tile PMA/FEC Direct PHY Intel® FPGA IP のインスタンス化
5.3. F-Tile PMA/FEC Direct PHY Intel® FPGA IP での RS-FEC Direct デザインの実装
5.4. F-Tile Reference and System PLL Clocks Intel® FPGA IP のインスタンス化
5.5. カスタム拍生成ポートとロジックのイネーブル
5.6. F タイル PMA/FEC Direct PHY デザインの IP の接続
5.7. F タイル PMA/FEC Direct PHY デザインのシミュレーション
5.8. F タイル・インターフェイスのプランニング
7.2.7. リンク最適化テストの実施
トランシーバー・ツールキットの自動スイープテストは、PMA 設定範囲、PRBS パターン、およびループバック・モードを自動的にスイープし、最高のシグナル・インテグリティーを実現する PMA の設定を特定します。ツールキットを使用すると、テストの実行履歴を保存し、最適な PMA 設定の記録を保持することができます。
自動スイープを起動するには、Tools ➤ Autosweep をクリックします。
Autosweep ビューは起動時に、特定のインスタンス、もしくはインスタンスまたはチャネルのペアに関連付けられません。必要な数の Autosweep ビューを作成することができ、同じインスタンスまたは異なるインスタンス全体の異なるチャネルの異なるパラメーターでスイープが可能です。
Input Parameters ペインで Add Parameter をクリックします。Select Parameter ウィンドウで、自動スイープの対象となるインスタンス、チャネル、およびパラメーターを選択します。詳細は次の図のとおりです。
図 129. Select Parameter ウィンドウ
パラメーター値の範囲を定義するには、開始値と終了値をコロン記号で区切って入力します。特定の値を定義するには、次の図に示すように、値をカンマ記号で区切って入力します。パラメーターの Range 列の下にカーソルを置き、許可される範囲を表示します。
図 130. Input Parameters ペイン
Output Metrics ペインで Add Metric をクリックし、BER、Eye Width または Eye Height を選択してパフォーマンスのメトリクスとします。詳細は次の図に示されるとおりです。複数のメトリクスを選択することが可能です。
図 131. Select Metric ウィンドウ
次の図は、Autosweep ビューの例になります。
図 132. 例: Autosweep ビュー
Control ペインで Start Sweep をクリックし、自動スイープを開始します。自動スイープの実行中に Stop Sweep を任意でクリックすると、スイープは停止します。Export Settings をクリックすることで、自動スイープのセットアップを保存します。Import Settings をクリックすることにより、以前に保存したセットアップを使用します。自動スイープの完了後に Apply Best Case Parameters をクリックすると、選択しているチャネルにベストケースのパラメーターが入力されます。