F タイルのアーキテクチャーと PMA および FEC Direct PHY IP のユーザーガイド

ID 683872
日付 6/26/2023
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

3.4.9. PMA Avalon® メモリーマップド・インターフェイスの信号

表 47.  PMA Avalon® メモリーマップド・インターフェイスの信号 (Enable Separate Avalon® Interface per PMA = 0)完全な変数の定義については、ポートおよび信号のリファレンスにおいてインターフェイス接続するポートのビットを定義する変数を参照してください。
信号名 クロックドメイン/リセット 方向 詳細
reconfig_xcvr_clk Clock 入力 リコンフィグレーション・インターフェイス・クロック

インテル では、このクロックには 100 から 250MHz の周波数を推奨しています。

reconfig_xcvr_reset reconfig_xcvr_clk 入力 リコンフィグレーション・インターフェイス・リセット
reconfig_xcvr_address[17+K p:0] reconfig_xcvr_clk 入力 リコンフィグレーション・インターフェイス・アドレス。 K p=Ceiling(log2(N))。上位アドレスビットは、複数の PMA が存在する場合に共有 PMA のデコーディングに使用します。
reconfig_xcvr_byteenable [3:0] reconfig_xcvr_clk 入力 バイト・イネーブル。byteenable[3:0] が 4’b1111 の場合は、32 ビットの D ワードアクセスを使用します。それ以外の場合はバイトアクセスを使用します。
reconfig_xcvr_write reconfig_xcvr_clk 入力 リコンフィグレーション書き込み
reconfig_xcvr_read reconfig_xcvr_clk 入力 リコンフィグレーション読み出し
reconfig_xcvr_writedata [31:0] reconfig_xcvr_clk 入力 リコンフィグレーション書き込みデータ
reconfig_xcvr_readdata [31:0] reconfig_xcvr_clk 出力 リコンフィグレーション読み出しデータ
reconfig_xcvr_waitrequest reconfig_xcvr_clk 出力 リコンフィグレーション待機要求
reconfig_xcvr_readdatavalid reconfig_xcvr_clk 出力 リコンフィグレーション読み出しデータの Valid。オプションのポートで、ポートがパラメーター・エディターで有効になっている場合に使用できます。
表 48.  PMA Avalon® メモリーマップド・インターフェイスの信号 (Enable Separate Avalon® Interface per PMA = 1)変数の定義については、ポートおよび信号のリファレンスにおいてインターフェイス接続するポートのビットを定義する変数を参照してください。
信号名 クロックドメイン/リセット 方向 詳細
reconfig_xcvr<n>_clk Clock 入力 リコンフィグレーション・インターフェイス・クロック

インテル では、このクロックには 100 から 250MHz の周波数を推奨しています。

reconfig_xcvr<n>_reset reconfig_xcvr<n>_clk 入力 リコンフィグレーション・インターフェイス・リセット
reconfig_xcvr<n>_address[17:0] reconfig_xcvr<n>_clk 入力 上位アドレスビットは、複数の PMA が存在する場合に共有 PMA のデコーディングに使用します。
reconfig_xcvr<n>_byteenable [3:0] reconfig_xcvr<n>_clk 入力 バイト・イネーブル。byteenable[3:0]4’b1111 の場合は、32 ビットの D ワードを使用します。それ以外の場合はバイトアクセスを使用します。
reconfig_xcvr<n>_write reconfig_xcvr<n>_clk 入力 リコンフィグレーション書き込み
reconfig_xcvr<n>_read reconfig_xcvr<n>_clk 入力 リコンフィグレーション読み出し
reconfig_xcvr<n>_writedata [31:0] reconfig_xcvr<n>_clk 入力 リコンフィグレーション書き込みデータ
reconfig_xcvr<n>_readdata [31:0] reconfig_xcvr<n>_clk 出力 リコンフィグレーション読み出しデータ
reconfig_xcvr<n>_waitrequest reconfig_xcvr<n>_clk 出力 リコンフィグレーション待機要求
reconfig_xcvr<n>_readdatavalid reconfig_xcvr<n>_clk 出力 リコンフィグレーション読み出しデータの Valid。オプションのポートで、ポートがパラメーター・エディターで有効になっている場合に使用できます。