F タイルのアーキテクチャーと PMA および FEC Direct PHY IP のユーザーガイド

ID 683872
日付 6/26/2023
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

3.5.3. TX パラレルデータ例: PMA幅 = 8、10、16、20、32 (X=1)

次のデータは、 X=1 の場合に当てはまります。N は PMA レーンの数を示します。特定の N では、n は 0 から N-1 になります。N は FGT の場合は最大 16、FHT の場合は最大 4 にすることができ、PMA レーンの数と PMA 幅のコンフィグレーションに応じて変化します。Enable Double width transfer = 0 です。完全な変数の定義については、ポートおよび信号のリファレンスにおいてインターフェイス接続するポートのビットを定義する変数を参照してください。

表 63.  TX パラレル・データ・ビット例: PMA 幅 = 8、10、16、20、32 (X=1)
ビット n=0 の場合の TX パラレルデータ ビット n=1 の場合の TX パラレルデータ ●● ビット n=15 の場合の TX パラレルデータ
79 エラスティック・モードの TX コア FIFO の書き込みイネーブル 159 エラスティック・モードの TX コア FIFO の書き込みイネーブル ●●● 1279 エラスティック・モードの TX コア FIFO の書き込みイネーブル
38 TX PMA インターフェイスのデータ有効 118 TX PMA インターフェイスのデータ有効 1238 TX PMA インターフェイスのデータ有効
31:0 TX データ 111:80 TX データ 1231:1200 TX データ

TX パラレル・データ・ビット例: PMA 幅 = 8、10、16、20、32 (X=1) での、各 PMA レーンの TX PMA インターフェイスのデータ有効信号は次のとおりです。

  • N=1 の場合、tx_parallel_data [38]
  • N=2 の場合、tx_parallel_data [118]

..

  • N=16 の場合、tx_parallel_data [1238]