このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. F タイルの概要
2. F タイルのアーキテクチャー
3. F-Tile PMA/FEC Direct PHY Intel® FPGA IP の実装
4. F-Tile Reference and System PLL Clocks Intel® FPGA IP の実装
5. F タイル PMA/FEC Direct PHY デザインの実装
6. サポートされるツール
7. F タイル・トランシーバー・リンクのデバッグ
8. F タイルのアーキテクチャーと PMA および FEC Direct PHY IP のユーザーガイド・アーカイブ
9. F タイルのアーキテクチャーと PMA および FEC Direct PHY IP のユーザーガイド改訂履歴
A. 付録
2.2.2.1. 400G ハード IP と FHT を使用している 1 つの 200GbE-4 インターフェイスの実装
2.2.2.2. 400G ハード IP と FHT を使用している 1 つの 200GbE-2 インターフェイスの実装
2.2.2.3. 400G ハード IP と FHT を使用している 1 つの 100GbE-1 インターフェイスの実装
2.2.2.4. 400G ハード IP と FGT を使用している 1 つの 100GbE-4 インターフェイスの実装
2.2.2.5. 200G ハード IP と FGT を使用している 1 つの 10GbE-1 インターフェイスの実装
2.2.2.6. 400G ハード IP と FHT を使用している 3 つの 25GbE-1 インターフェイスの実装
2.2.2.7. 400G ハード IP と FHT を使用している 1 つの 50GbE-1 インターフェイスと 2 つの 25GbE-1 インターフェイスの実装
2.2.2.8. 400G ハード IP と FHT を使用している 1 つの 100GbE-1 インターフェイスと 2 つの 25GbE-1 インターフェイスの実装
2.2.2.9. 400G ハード IP と FHT を使用している 2 つの 100GbE-1 インターフェイスと 1 つの 25GbE-1 インターフェイスの実装
2.2.2.10. 400G ハード IP と FHT を使用している 100GbE-1、100GbE-2、および 50GbE-1 インターフェイスの実装
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP の概要
3.2. F-Tile PMA/FEC Direct PHY Intel® FPGA IP を使用するデザイン
3.3. IP のコンフィグレーション
3.4. 信号とポートのリファレンス
3.5. PMA および FEC モードにおける PHY TX および RX データパスのビットマッピング
3.6. クロック
3.7. カスタム拍生成ポートとロジック
3.8. リセットのアサート
3.9. ボンディングの実装
3.10. 独立したポートのコンフィグレーション
3.11. コンフィグレーション・レジスター
3.12. コンフィグレーション可能な インテル® Quartus® Prime 開発ソフトウェアの設定
3.13. ハードウェア・テストに向けた F-Tile PMA/FEC Direct PHY Intel® FPGA IP のコンフィグレーション
3.14. Avalon® メモリーマップド・インターフェイスを使用してのハードウェア・コンフィグレーション
3.4.1. TX および RX のパラレルおよびシリアル・インターフェイス信号
3.4.2. TX および RX のリファレンス・クロックとクロック出力インターフェイス信号
3.4.3. リセット信号
3.4.4. RS-FEC の信号
3.4.5. カスタム拍のコントロールおよびステータス信号
3.4.6. TX PMA のコントロール信号
3.4.7. RX PMA のステータス信号
3.4.8. TX/RX の PMA およびコア・インターフェイス FIFO の信号
3.4.9. PMA Avalon® メモリーマップド・インターフェイスの信号
3.4.10. データパス Avalon® メモリーマップド・インターフェイスの信号
5.1. F タイル PMA/FEC Direct PHY デザインの実装
5.2. F-Tile PMA/FEC Direct PHY Intel® FPGA IP のインスタンス化
5.3. F-Tile PMA/FEC Direct PHY Intel® FPGA IP での RS-FEC Direct デザインの実装
5.4. F-Tile Reference and System PLL Clocks Intel® FPGA IP のインスタンス化
5.5. カスタム拍生成ポートとロジックのイネーブル
5.6. F タイル PMA/FEC Direct PHY デザインの IP の接続
5.7. F タイル PMA/FEC Direct PHY デザインのシミュレーション
5.8. F タイル・インターフェイスのプランニング
3.3.2. TX データパスのオプション
図 62. パラメーター・エディターにおける TX FGT PMA のパラメーター
| パラメーター | 値 | 詳細 |
|---|---|---|
| TX FGT PMA のパラメーター | ||
| Enable Gray coding | On/Off | グレイ・コーディングを有効にします。PAM4 のエンコーディングにのみ適用されます。オフの場合、TX では 0xB4 に設定されているグレイコードを送信します。オンの場合は、TX では 0x6C に設定されているグレイコードを送信します。通常の動作、もしくは内部または外部のループバック・モードの場合は、このパラメーターを Off にする必要があります。 デフォルト値は Off です。 |
| Enable precoding | On/Off | プリコーディングを有効にします。PAM4 のエンコーディングにのみ適用されます。デフォルト値は Off です。 |
| PRBS generator mode 24 | disable、PRBS7、PRBS9、PRBS10、PRBS13、PRBS15、PRBS23、PRBS28、PRBS31、QPRBS13、PRBS13Q、PRBS31Q、SSPR、SSPR1、SSPRQ | PRBS 多項式の選択により、ハード PRBS ジェネレーターを有効にします。デフォルト値は disable です。 |
| Enable fgt_tx_beacon port | On/Off | SATA の fgt_tx_beacon ポートを有効にします。 |
| Enable Spread Spectrum clocking | On/Off | スペクトラム拡散クロックを有効にして SATA および USB プロトコルに準拠します。 |
| TX FGT PLL のパラメーター | ||
| Output frequency | 該当なし | 算出された TX FGT PLL 出力周波数を表示します。 |
| VCO frequency | 該当なし | 算出された TX FGT PLL VCO 出力周波数を表示します。 |
| Enable TX FGT PLL cascade mode | On/Off | デュプレックス・リンクに対してのみカスケードモードを有効にします。デフォルト値は Off です。詳細は、FGT PMA のフラクショナル・モード を参照してください。 |
| Enable TX FGT PLL fractional mode | On/Off | TX FGT PLL のフラクショナル・モードを有効にします。 デフォルト値は Off です。詳細は、FGT PMA のフラクショナル・モード を参照してください。 |
| TX FGT PLL integer mode reference clock frequency | 25 から 380MHz | TX FGT PLL のリファレンス・クロック周波数 (MHz) を選択します。範囲は次のとおりです。
|
| TX FGT PLL fractional mode reference clock frequency | 25 から 380MHz | TX FGT PLL のフラクショナル・モードでのリファレンス・クロック周波数 (MHz) を選択します。範囲は次のとおりです。
|
| TX User Clock のパラメーター | ||
| Enable TX user clock 1 | On/Off | TX ユーザー clock1 を有効または無効にします。このクロックを使用しない場合は、これを無効にして消費電力を低減することができます。デフォルト値は On です。 |
| Enable TX user clock 2 | On/Off | TX ユーザー clock2 を有効または無効にします。このクロックを使用しない場合は、これを無効にして消費電力を低減することができます。デフォルト値は Off です。 |
| TX user clock div by | 12 から 139.5 | TX PLL VCO 出力周波数の分周器の値。値は、0.5 のインクリメントで 12 から 139.5 までの範囲が可能です。同じ分周器が TX ユーザークロック 1 とクロック 2 の両方で共有されます。デフォルト値は 100 です。 |
図 63. パラメーター・エディターにおける TX FHT PMA のパラメーター
| パラメーター | 値 | 詳細 |
|---|---|---|
| TX FHT PMA のパラメーター | ||
| Select FHT loopback mode | PARALLEL_LOOPBACK、SERIAL_EXT_LOOPBACK、SERIAL_ANA_LOOPBACK、REVERSE_PARALLEL_LOOPBACK、WRAP_LOOPBACK、DISABLED | FHT ループバック・モードを有効にします。デフォルトは DISABLED です。 |
| Enable FHT TX P&N Invert | Disabled/Enabled | このパラメーターを有効にして、TX の P および N 出力を反転します。デフォルトは Disabled です。 |
| Select FHT Lane PLL refclk source | REF_TO_GND、CDR_PLL_CLK、PLL_100_MHZ、PLL_156_MHZ | FHT レーンの PLL refclk ソースを選択します。
|
| FHT user clk div33_34 select | DIV_33 DIV_34 DIV_66 DIV_68 |
4 つの DIV クロック出力の 1 つを TX ユーザークロックに選択します。この出力の使用方法詳細に関しては、クロック を参照してください。 |
| Enable FHT PLL pre-divider | On/Off | FHT PLL プリ分周器を有効にします。デフォルト値は Off です。無効にすると、プリ分周器の値は 1 になります。有効にすると、プリ分周器の値は 2 になります。特定のコンフィグレーションでは、このパラメーターを無効にするとレーン PLL がフラクショナル・モードに設定されます。そのような場合は、このパラメーターを有効にしてレーン PLL を整数モードに設定し、パフォーマンスを向上させる必要があります。 |
| Enable FHT TX pre-encoder | On/Off | FHT TX プリエンコーダーを有効にします。デフォルト値は Off です。この設定は、リンク相手の RX プリエンコーダーの設定と一致している必要があります。 |
| Enable FHT TX user clk1 | On/Off | FHT TX ユーザー clk1 を有効にします。デフォルト値は Off です。 |
| FHT TX user clk1 select | DIV3334 DIV40 |
FHT TX ユーザー clk1 の選択です。DIV3334 (user div33_34 にリストされる 4 つの DIV クロックの1つ)、または DIV40 クロックを選択することができます。デフォルト値は DIV3334 です。クロック を参照してください。 |
| Enable FHT TX user clk2 | On/Off | FHT TX ユーザー clk2 を有効にします。デフォルト値は Off です。 |
| FHT TX user clk2 select | DIV3334 DIV40 |
FHT TX ユーザー clk2 の選択です。DIV3334 または DIV40 クロックを選択することができます。デフォルト値は DIV3334 です。クロック を参照してください。 |
24
PRBS31、QPRBS13、PRBS13Q、PRBS31Q、SSPR、SSPR1、および SSPRQ PRBS generator mode の設定はパラメーター・エディターに表示されますが、現在、IP の GUI ではサポートされていません。サポートされていない PRBS generator mode の設定は選択しないでください。これらの設定は、レジスターを使用して指定します。