F タイルのアーキテクチャーと PMA および FEC Direct PHY IP のユーザーガイド

ID 683872
日付 6/26/2023
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

3.8.1. リセット信号の要件

次の要件は、F タイル PMA/FEC Direct PHY のデザインでリセット信号を使用する場合に適用されます。
  • tx_reset/rx_reset は、tx_reset_ack/rx_reset_ack が High になるまでアサートされるようにします。
  • tx_ready/rx_ready がアサートされていない場合は、ランダムなデータが想定されます。
  • 前方誤り訂正 (FEC) モードのリセットシーケンスでは、tx_am_gen_start がアサートされると、アライメント・マーカーの送信が開始し、2 つのアライメント・マーカーが送信された後に tx_am_gen_2x_ack がアサートします。tx_am_gen_start は、リセットシーケンスの一部として (つまり、tx_ready がアサートされる前に) High になります。
  • FEC モードでは、アライメント・マーカーを送信する際に、TX のデータ Valid を tx_cadence 信号でペーシングすることができます。
  • デュプレックスのコンフィグレーションでは、tx_resetrx_reset を個別にアサートすることができます。