F タイルのアーキテクチャーと PMA および FEC Direct PHY IP のユーザーガイド

ID 683872
日付 6/26/2023
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

3.13.2. JTAG to Avalon® Master Bridge Intel FPGA IP を使用

JTAG to Avalon Master Bridge Intel FPGA IP は、システムコンソールを介して F タイルのリコンフィグレーション・レジスター・スペースへのアクセスを提供します。 インテル® Quartus® Prime 開発ソフトウェアでは、デバッグ・インターコネクト・ファブリックを挿入し、JTAG インターフェイスを PMA に接続します。

JTAG to Avalon Master Bridge Intel FPGA IP インターフェイスの有効化

  1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP パラメーター・エディターの Avalon Memory-Mapped Interface タブで、Enable datapath Avalon interface および Enable PMA Avalon interface オプションを有効にします。
  2. F-Tile PMA/FEC Direct PHY Intel® FPGA IP パラメーター・エディターの Avalon Memory-Mapped Interface タブで、Enable readdatavalid port on datapath Avalon interface および Enable readdatavalid port on PMA Avalon interface オプションを有効にします。
    図 91. IP のパラメーター・エディター
  3. IP Catalog から、2 つの JTAG to Avalon Master Bridge Intel FPGA IP インスタンスをインスタンス化します。最初のインスタンスはデータパス Avalon® インターフェイスとインターフェイス接続し、2 つ目のインスタンスは PMA Avalon® インターフェイスとインターフェイス接続します。
    図 92. IP Catalog
  4. クロックおよびリセット信号をデータパス・リコンフィグレーション・インターフェイスの reconfig_pdp_clk ポートと reconfig_pdp_reset ポートに接続します。
  5. 他のデータパス・リコンフィグレーション・インターフェイス信号を相当する JTAG to Avalon Master Bridge Intel FPGA IP リコンフィグレーション信号に接続します。
    • reconfig_pdp_write
    • reconfig_pdp_read
    • reconfig_pdp_address
    • reconfig_pdp_writedata
    • reconfig_pdp_readdata
    • reconfig_pdp_byteenable
    • reconfig_pdp_readdatavalid
    • reconfig_pdp_waitrequest
  6. reconfig_xcvr* PMA インターフェイス信号では、ステップ 4 およびステップ 5 と同じ接続ガイドラインに従います。