F タイルのアーキテクチャーと PMA および FEC Direct PHY IP のユーザーガイド

ID 683872
日付 6/26/2023
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

3.13.1.1. デバッグ・エンドポイント Avalon® インターフェイスの RTL 接続例

次の例は、クロックとリセットの接続を備える単一の PMA チャネルの RTL 接続を示しています。追加のリコンフィグレーション・ポートを駆動する FPGA コアロジックはありません。

16 PMA レーンのデザインにおけるデータパス・リコンフィグレーション・インターフェイスの接続例

.reconfig_pdp_clk           ( 100MHz         ),
.reconfig_pdp_reset         ( reconfig_reset ),
.reconfig_pdp_write         ( 1’b0           ),
.reconfig_pdp_read          ( 1’b0           ), 
.reconfig_pdp_address       ( 18’b0          ),
.reconfig_pdp_byteenable    ( 4’b0	       ),
.reconfig_pdp_writedata     ( 32’b0          ),
.reconfig_pdp_readdata      ( ),
.reconfig_pdp_waitrequest   ( )

16 PMA レーンのデザインにおける PMA リコンフィグレーション・インターフェイスの接続例

.reconfig_xcvr_clk         ( 100MHz         ),   
.reconfig_xcvr_reset       ( reconfig_reset ),
.reconfig_xcvr_write       ( 1’b0           ),
.reconfig_xcvr_read        ( 1’b0           ),
.reconfig_xcvr_address     ( 22’b0          ),
.reconfig_xcvr_byteenable  ( 4’b0           ),
.reconfig_xcvr_writedata   ( 32’b0          ),
.reconfig_xcvr_readdata    ( ),
.reconfig_xcvr_waitrequest ( )