F タイルのアーキテクチャーと PMA および FEC Direct PHY IP のユーザーガイド

ID 683872
日付 6/26/2023
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

2.4.1.3. FGT 一次 PLL のコンフィグレーション

一次 PLL のコンフィグレーションとは、1 つのレーンの TX PLL がフラクショナル・モードで、ローカル CDR、およびクアッド内の他のレーン (整数モードのコンフィグレーション) の TX PLL および RX CDR ブロックのリファレンス・クロック・ソースとして機能している場合です。一次 PLL には、2 つの異なるコンフィグレーション (クアッドとペア) があります。この 2 つのコンフィグレーションは、一次 PLL のコンフィグレーションでサポートされる唯一のレーンの組み合わせです。

クアッドのコンフィグレーションでは、FGT3 が常に一次になります。例えば、Quad3 では、FGT3_Quad3 が一次になり、FGT3_Quad3 TX PLL 出力は、FGT3_Quad3 RX、FGT2_Quad3FGT1_Quad3FGT0_Quad3 TX PLL および RX CDR のリファレンス・クロックになります。

2 つの PMA のみを組み合わせているペアのコンフィグレーションでは、FGT3 または FGT1 が一次になります。例えば、FGT3_Quad3FGT2_Quad3 を使用している場合は、FGT3_Quad3 が一次になり、FGT3_Quad3 TX PLL 出力は、FGT3_Quad3 RX、FGT2_Quad3 のTX PLL および RX CDR のリファレンス・クロックになります。FGT1_Quad3FGT0_Quad3 を使用している場合は、FGT1_Quad3 が一次になります。

図 52. FGT 一次 PLL のコンフィグレーション