このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. F タイルの概要
2. F タイルのアーキテクチャー
3. F-Tile PMA/FEC Direct PHY Intel® FPGA IP の実装
4. F-Tile Reference and System PLL Clocks Intel® FPGA IP の実装
5. F タイル PMA/FEC Direct PHY デザインの実装
6. サポートされるツール
7. F タイル・トランシーバー・リンクのデバッグ
8. F タイルのアーキテクチャーと PMA および FEC Direct PHY IP のユーザーガイド・アーカイブ
9. F タイルのアーキテクチャーと PMA および FEC Direct PHY IP のユーザーガイド改訂履歴
A. 付録
2.2.2.1. 400G ハード IP と FHT を使用している 1 つの 200GbE-4 インターフェイスの実装
2.2.2.2. 400G ハード IP と FHT を使用している 1 つの 200GbE-2 インターフェイスの実装
2.2.2.3. 400G ハード IP と FHT を使用している 1 つの 100GbE-1 インターフェイスの実装
2.2.2.4. 400G ハード IP と FGT を使用している 1 つの 100GbE-4 インターフェイスの実装
2.2.2.5. 200G ハード IP と FGT を使用している 1 つの 10GbE-1 インターフェイスの実装
2.2.2.6. 400G ハード IP と FHT を使用している 3 つの 25GbE-1 インターフェイスの実装
2.2.2.7. 400G ハード IP と FHT を使用している 1 つの 50GbE-1 インターフェイスと 2 つの 25GbE-1 インターフェイスの実装
2.2.2.8. 400G ハード IP と FHT を使用している 1 つの 100GbE-1 インターフェイスと 2 つの 25GbE-1 インターフェイスの実装
2.2.2.9. 400G ハード IP と FHT を使用している 2 つの 100GbE-1 インターフェイスと 1 つの 25GbE-1 インターフェイスの実装
2.2.2.10. 400G ハード IP と FHT を使用している 100GbE-1、100GbE-2、および 50GbE-1 インターフェイスの実装
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP の概要
3.2. F-Tile PMA/FEC Direct PHY Intel® FPGA IP を使用するデザイン
3.3. IP のコンフィグレーション
3.4. 信号とポートのリファレンス
3.5. PMA および FEC モードにおける PHY TX および RX データパスのビットマッピング
3.6. クロック
3.7. カスタム拍生成ポートとロジック
3.8. リセットのアサート
3.9. ボンディングの実装
3.10. 独立したポートのコンフィグレーション
3.11. コンフィグレーション・レジスター
3.12. コンフィグレーション可能な インテル® Quartus® Prime 開発ソフトウェアの設定
3.13. ハードウェア・テストに向けた F-Tile PMA/FEC Direct PHY Intel® FPGA IP のコンフィグレーション
3.14. Avalon® メモリーマップド・インターフェイスを使用してのハードウェア・コンフィグレーション
3.4.1. TX および RX のパラレルおよびシリアル・インターフェイス信号
3.4.2. TX および RX のリファレンス・クロックとクロック出力インターフェイス信号
3.4.3. リセット信号
3.4.4. RS-FEC の信号
3.4.5. カスタム拍のコントロールおよびステータス信号
3.4.6. TX PMA のコントロール信号
3.4.7. RX PMA のステータス信号
3.4.8. TX/RX の PMA およびコア・インターフェイス FIFO の信号
3.4.9. PMA Avalon® メモリーマップド・インターフェイスの信号
3.4.10. データパス Avalon® メモリーマップド・インターフェイスの信号
5.1. F タイル PMA/FEC Direct PHY デザインの実装
5.2. F-Tile PMA/FEC Direct PHY Intel® FPGA IP のインスタンス化
5.3. F-Tile PMA/FEC Direct PHY Intel® FPGA IP での RS-FEC Direct デザインの実装
5.4. F-Tile Reference and System PLL Clocks Intel® FPGA IP のインスタンス化
5.5. カスタム拍生成ポートとロジックのイネーブル
5.6. F タイル PMA/FEC Direct PHY デザインの IP の接続
5.7. F タイル PMA/FEC Direct PHY デザインのシミュレーション
5.8. F タイル・インターフェイスのプランニング
2.2.2.10. 400G ハード IP と FHT を使用している 100GbE-1、100GbE-2、および 50GbE-1 インターフェイスの実装
この例には、以下が必要です。
- 100GbE-2 インターフェイスに対する st_x4 タイプのフラクチャー 1 つ
- 100GbE-1 インターフェイスに対する st_x4 タイプのフラクチャー 1 つ
- 50GbE-1 インターフェイスに対する st_x2 タイプのフラクチャー 1 つ
- 100GbE-2 インターフェイスに対する 2 つの PMA
- 100GbE-1 インターフェイスに対する 1 つの PMA
- 50GbE-1 インターフェイスに対する 1 つの PMA
| 配置順 | フラクチャー・インデックス | PMA のマッピング |
|---|---|---|
| 可能なフラクチャー・インデックスと PMA のマッピングオプション 1 (400G ハード IP と FHT を使用している 100GbE-1、100GbE-2、および 50GbE-1 インターフェイスの実装オプション 1 を参照してください。) | ||
| インターフェイス 1: 100GbE-2 | st_x4_0 | FHT3、FHT2 |
| インターフェイス 2: 100GbE-1 | st_x4_2 | FHT1 |
| インターフェイス 3: 50GbE-1 | st_x2_6 | FHT0 |
| 可能なフラクチャー・インデックスと PMA のマッピングオプション 2 | ||
| インターフェイス 1: 100GbE-2 | st_x4_0 | FHT3、FHT2 |
| インターフェイス 2: 50GbE-1 | st_x2_2 | FHT1 |
| インターフェイス 3: 100GbE-1 | st_x4_3 | FHT0 |
| サポートされないフラクチャー・インデックスと PMA のマッピングオプション 1 (400G ハード IP と FHT を使用している場合のサポートされない 100GbE-1、100GbE-2、50GbE-1 インターフェイスの実装オプション 1 を参照してください。) | ||
| インターフェイス 1: 100GbE-1 | st_x4_0 | FHT3 |
| インターフェイス 2: 100GbE-2 | st_x4_1 | FHT1、FHT0 |
| インターフェイス 3: 50GbE-1 | 50GbE-1 インターフェイスを配置することができません。FHT2 にマッピングできる利用可能な st_x2 フラクチャー ( st_x2_4 または st_x2_5 など) がありません。 | FHT2 |
| サポートされないフラクチャー・インデックスとPMAのマッピングオプション 2 (400G ハード IP と FHT を使用している場合のサポートされない 100GbE-1、100GbE-2、50GbE-1 インターフェイスの実装オプション 2 および 400G ハード IP と FHT を使用している場合のサポートされない 100GbE-1、100GbE-2、50GbE-1 インターフェイスの実装オプション 2 の交差接続を参照してください。) | ||
| インターフェイス 1: 100GbE-2 | st_x4_0 | FHT3、FHT2 |
| インターフェイス 2: 100GbE-1 | st_x4_2 | FHT1 |
| インターフェイス 3: 50GbE-1 | st_x2_3 (このマッピングは、PMA 間に交差する接続を作成するため不可能です。) | FHT0 |
図 27. 400G ハード IP と FHT を使用している 100GbE-1、100GbE-2、および 50GbE-1 インターフェイスの実装オプション 1
図 28. 400G ハード IP と FHT を使用している場合のサポートされない 100GbE-1、100GbE-2、50GbE-1 インターフェイスの実装オプション 1
図 29. 400G ハード IP と FHT を使用している場合のサポートされない 100GbE-1、100GbE-2、50GbE-1 インターフェイスの実装オプション 2
図 30. 400G ハード IP と FHT を使用している場合のサポートされない 100GbE-1、100GbE-2、50GbE-1 インターフェイスの実装オプション 2 の交差接続