このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. F タイルの概要
2. F タイルのアーキテクチャー
3. F-Tile PMA/FEC Direct PHY Intel® FPGA IP の実装
4. F-Tile Reference and System PLL Clocks Intel® FPGA IP の実装
5. F タイル PMA/FEC Direct PHY デザインの実装
6. サポートされるツール
7. F タイル・トランシーバー・リンクのデバッグ
8. F タイルのアーキテクチャーと PMA および FEC Direct PHY IP のユーザーガイド・アーカイブ
9. F タイルのアーキテクチャーと PMA および FEC Direct PHY IP のユーザーガイド改訂履歴
A. 付録
2.2.2.1. 400G ハード IP と FHT を使用している 1 つの 200GbE-4 インターフェイスの実装
2.2.2.2. 400G ハード IP と FHT を使用している 1 つの 200GbE-2 インターフェイスの実装
2.2.2.3. 400G ハード IP と FHT を使用している 1 つの 100GbE-1 インターフェイスの実装
2.2.2.4. 400G ハード IP と FGT を使用している 1 つの 100GbE-4 インターフェイスの実装
2.2.2.5. 200G ハード IP と FGT を使用している 1 つの 10GbE-1 インターフェイスの実装
2.2.2.6. 400G ハード IP と FHT を使用している 3 つの 25GbE-1 インターフェイスの実装
2.2.2.7. 400G ハード IP と FHT を使用している 1 つの 50GbE-1 インターフェイスと 2 つの 25GbE-1 インターフェイスの実装
2.2.2.8. 400G ハード IP と FHT を使用している 1 つの 100GbE-1 インターフェイスと 2 つの 25GbE-1 インターフェイスの実装
2.2.2.9. 400G ハード IP と FHT を使用している 2 つの 100GbE-1 インターフェイスと 1 つの 25GbE-1 インターフェイスの実装
2.2.2.10. 400G ハード IP と FHT を使用している 100GbE-1、100GbE-2、および 50GbE-1 インターフェイスの実装
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP の概要
3.2. F-Tile PMA/FEC Direct PHY Intel® FPGA IP を使用するデザイン
3.3. IP のコンフィグレーション
3.4. 信号とポートのリファレンス
3.5. PMA および FEC モードにおける PHY TX および RX データパスのビットマッピング
3.6. クロック
3.7. カスタム拍生成ポートとロジック
3.8. リセットのアサート
3.9. ボンディングの実装
3.10. 独立したポートのコンフィグレーション
3.11. コンフィグレーション・レジスター
3.12. コンフィグレーション可能な インテル® Quartus® Prime 開発ソフトウェアの設定
3.13. ハードウェア・テストに向けた F-Tile PMA/FEC Direct PHY Intel® FPGA IP のコンフィグレーション
3.14. Avalon® メモリーマップド・インターフェイスを使用してのハードウェア・コンフィグレーション
3.4.1. TX および RX のパラレルおよびシリアル・インターフェイス信号
3.4.2. TX および RX のリファレンス・クロックとクロック出力インターフェイス信号
3.4.3. リセット信号
3.4.4. RS-FEC の信号
3.4.5. カスタム拍のコントロールおよびステータス信号
3.4.6. TX PMA のコントロール信号
3.4.7. RX PMA のステータス信号
3.4.8. TX/RX の PMA およびコア・インターフェイス FIFO の信号
3.4.9. PMA Avalon® メモリーマップド・インターフェイスの信号
3.4.10. データパス Avalon® メモリーマップド・インターフェイスの信号
5.1. F タイル PMA/FEC Direct PHY デザインの実装
5.2. F-Tile PMA/FEC Direct PHY Intel® FPGA IP のインスタンス化
5.3. F-Tile PMA/FEC Direct PHY Intel® FPGA IP での RS-FEC Direct デザインの実装
5.4. F-Tile Reference and System PLL Clocks Intel® FPGA IP のインスタンス化
5.5. カスタム拍生成ポートとロジックのイネーブル
5.6. F タイル PMA/FEC Direct PHY デザインの IP の接続
5.7. F タイル PMA/FEC Direct PHY デザインのシミュレーション
5.8. F タイル・インターフェイスのプランニング
2.2.2. PMA とマッピングするフラクチャーの決定
- 必要なハード IP と PMA のタイプを決定します (400G ハード IP と FHT、400G ハード IP と FGT、または 200G ハード IP と FGT)。
- インターフェイスの実装に必要な PMA の数を決定します。
- フラクチャーのタイプを決定します ( st_x16 、 st_x8 など)。「各モードで使用されるフラクチャー・タイプ」の表を参照してください。
- 必要な数の PMA にマッピングできる、必要なフラクチャー・タイプで可能なフラクチャー・インデックスを特定します。これについては、次のセクションで例とともに説明します。
- 要件を満たすフラクチャー・インデックスが 1 つしかない場合は、そのフラクチャー・インデックスを使用する必要があります。
- 各フラクチャーを配置する際は、それぞれの配置によって他のフラクチャーの配置がブロックされることに注意してください。
- 要件を満たす複数のフラクチャー・インデックスがある場合
- インターフェイスのフラクチャーを上から下に配置します。
- すべてのインターフェイスを配置できるようにフラクチャーを配置します。それぞれの配置によって他のフラクチャーの配置がブロックされることに注意してください。
- フラクチャーを PMA にマッピングする際は、交差する接続を作成しないようにします。
図 17. PMA とフラクチャーの接続例
- より高いデータレートのインターフェイスを最初に配置します。
- 同じデータレート (同じフラクチャー・タイプ) のインターフェイスを配置する際は、より多くの PMA を使用するインターフェイスの配置を先に行います。例えば、100GbE-2 を配置してから 100GbE-1 を配置します。
セクションの内容
400G ハード IP と FHT を使用している 1 つの 200GbE-4 インターフェイスの実装
400G ハード IP と FHT を使用している 1 つの 200GbE-2 インターフェイスの実装
400G ハード IP と FHT を使用している 1 つの 100GbE-1 インターフェイスの実装
400G ハード IP と FGT を使用している 1 つの 100GbE-4 インターフェイスの実装
200G ハード IP と FGT を使用している 1 つの 10GbE-1 インターフェイスの実装
400G ハード IP と FHT を使用している 3 つの 25GbE-1 インターフェイスの実装
400G ハード IP と FHT を使用している 1 つの 50GbE-1 インターフェイスと 2 つの 25GbE-1 インターフェイスの実装
400G ハード IP と FHT を使用している 1 つの 100GbE-1 インターフェイスと 2 つの 25GbE-1 インターフェイスの実装
400G ハード IP と FHT を使用している 2 つの 100GbE-1 インターフェイスと 1 つの 25GbE-1 インターフェイスの実装
400G ハード IP と FHT を使用している 100GbE-1、100GbE-2、および 50GbE-1 インターフェイスの実装
関連情報