このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. F タイルの概要
2. F タイルのアーキテクチャー
3. F-Tile PMA/FEC Direct PHY Intel® FPGA IP の実装
4. F-Tile Reference and System PLL Clocks Intel® FPGA IP の実装
5. F タイル PMA/FEC Direct PHY デザインの実装
6. サポートされるツール
7. F タイル・トランシーバー・リンクのデバッグ
8. F タイルのアーキテクチャーと PMA および FEC Direct PHY IP のユーザーガイド・アーカイブ
9. F タイルのアーキテクチャーと PMA および FEC Direct PHY IP のユーザーガイド改訂履歴
A. 付録
2.2.2.1. 400G ハード IP と FHT を使用している 1 つの 200GbE-4 インターフェイスの実装
2.2.2.2. 400G ハード IP と FHT を使用している 1 つの 200GbE-2 インターフェイスの実装
2.2.2.3. 400G ハード IP と FHT を使用している 1 つの 100GbE-1 インターフェイスの実装
2.2.2.4. 400G ハード IP と FGT を使用している 1 つの 100GbE-4 インターフェイスの実装
2.2.2.5. 200G ハード IP と FGT を使用している 1 つの 10GbE-1 インターフェイスの実装
2.2.2.6. 400G ハード IP と FHT を使用している 3 つの 25GbE-1 インターフェイスの実装
2.2.2.7. 400G ハード IP と FHT を使用している 1 つの 50GbE-1 インターフェイスと 2 つの 25GbE-1 インターフェイスの実装
2.2.2.8. 400G ハード IP と FHT を使用している 1 つの 100GbE-1 インターフェイスと 2 つの 25GbE-1 インターフェイスの実装
2.2.2.9. 400G ハード IP と FHT を使用している 2 つの 100GbE-1 インターフェイスと 1 つの 25GbE-1 インターフェイスの実装
2.2.2.10. 400G ハード IP と FHT を使用している 100GbE-1、100GbE-2、および 50GbE-1 インターフェイスの実装
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP の概要
3.2. F-Tile PMA/FEC Direct PHY Intel® FPGA IP を使用するデザイン
3.3. IP のコンフィグレーション
3.4. 信号とポートのリファレンス
3.5. PMA および FEC モードにおける PHY TX および RX データパスのビットマッピング
3.6. クロック
3.7. カスタム拍生成ポートとロジック
3.8. リセットのアサート
3.9. ボンディングの実装
3.10. 独立したポートのコンフィグレーション
3.11. コンフィグレーション・レジスター
3.12. コンフィグレーション可能な インテル® Quartus® Prime 開発ソフトウェアの設定
3.13. ハードウェア・テストに向けた F-Tile PMA/FEC Direct PHY Intel® FPGA IP のコンフィグレーション
3.14. Avalon® メモリーマップド・インターフェイスを使用してのハードウェア・コンフィグレーション
3.4.1. TX および RX のパラレルおよびシリアル・インターフェイス信号
3.4.2. TX および RX のリファレンス・クロックとクロック出力インターフェイス信号
3.4.3. リセット信号
3.4.4. RS-FEC の信号
3.4.5. カスタム拍のコントロールおよびステータス信号
3.4.6. TX PMA のコントロール信号
3.4.7. RX PMA のステータス信号
3.4.8. TX/RX の PMA およびコア・インターフェイス FIFO の信号
3.4.9. PMA Avalon® メモリーマップド・インターフェイスの信号
3.4.10. データパス Avalon® メモリーマップド・インターフェイスの信号
5.1. F タイル PMA/FEC Direct PHY デザインの実装
5.2. F-Tile PMA/FEC Direct PHY Intel® FPGA IP のインスタンス化
5.3. F-Tile PMA/FEC Direct PHY Intel® FPGA IP での RS-FEC Direct デザインの実装
5.4. F-Tile Reference and System PLL Clocks Intel® FPGA IP のインスタンス化
5.5. カスタム拍生成ポートとロジックのイネーブル
5.6. F タイル PMA/FEC Direct PHY デザインの IP の接続
5.7. F タイル PMA/FEC Direct PHY デザインのシミュレーション
5.8. F タイル・インターフェイスのプランニング
2.1.4. FEC のアーキテクチャー
各 400G ハード IP および 200G ハード IP のフラクチャーには、FEC が含まれます。FEC ブロックは、フラクチャーの PCS インターフェイス・ブロックと PMA インターフェイス・ブロックの間にあります。
- 隣接する 4 つの st_x1 フラクチャーまたは隣接する 2 つの st_x2 フラクチャーは、同じクロックを共有し、1 つの FEC コアとしてグループ化されます。
- st_x4 では、1 つの FEC コアを使用します。
- 2 つまたは 4 つの FEC コアがグループ化されて、それぞれ st_x8 および st_x16 フラクチャーになります。
400G ハード IP には合計 4 つの FEC コアがあり、200G ハード IP には 2 つの FEC コアがあります。次の表に示すように、各 FEC コアを使用して複数の FEC モードを実装することができます。
| FEC モード | 仕様 | FEC のコンプライアンス仕様 | プロトコル例 |
|---|---|---|---|
| Firecode | IEEE | IEEE 802.3 BASE-R Firecode (CL 74) | 25GbE-1 IEEE BASE-R |
| RS(272, 258) LL | ETC | ETC RS(272,258) | 50GbE-1、100GbE-2、200GbE-4、400GbE-8 ETC |
| RS(528, 514) KR | IEEE | IEEE 802.3 RS(528, 514) (CL 91) | 25GbE-1 |
| ETC | IEEE 802.3 RS(528, 514) (CL 91) ETC | 25GbE-1、50GbE-2 ETC | |
| Fibre Channel | Fibre Channel RS(528, 514) | 16G、32G、64G、128G ファイバーチャネル CPRI 10.1376Gbps および 24.33024Gbps |
|
| FlexO | FlexO RS(528, 514) | OTU25 100G FlexO |
|
| RS(544, 514) KP | IEEE | IEEE 802.3 RS(544,514) (CL 134) | 50GbE-1 100GbE-1、100GbE-2 200GbE-4 400GbE-4、400GbE-8 OTU25u |
| Custom | 26.5625Gbps NRZ でのカスタム IEEE 802.3 RS(544, 514) (CL 134) | 25GbE-1 50GbE-2 100GbE-4 200GbE-8 |
|
| Interlaken | Interlaken RS(544, 514) | Interlaken (100G バンドル) | |
| Fibre Channel | Fibre Channel RS(544, 514) | 16G、32G、128G ファイバーチャネル | |
| FlexO | FlexO RS(544, 514) | 100G FlexO (4x 25G NRZ、2x 50G PAM4、1x 100G PAM4) |
注: 上の表では、F タイルでサポートされるプロトコルリストの例をいくつか示しています。このリストは、サポートされるプロトコルの完全なリストではありません。
コンフィグレーションで 1 つの FEC コアに複数のインターフェイスがある場合は、カスタム拍が必要です。詳細は、データパスのクロック拍の章を参照してください。FEC の配置規則では、例が提供されています。