このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
インテルのみ表示可能 — GUID: cew1602692669358
Ixiasoft
1. F タイルの概要
2. F タイルのアーキテクチャー
3. F-Tile PMA/FEC Direct PHY Intel® FPGA IP の実装
4. F-Tile Reference and System PLL Clocks Intel® FPGA IP の実装
5. F タイル PMA/FEC Direct PHY デザインの実装
6. サポートされるツール
7. F タイル・トランシーバー・リンクのデバッグ
8. F タイルのアーキテクチャーと PMA および FEC Direct PHY IP のユーザーガイド・アーカイブ
9. F タイルのアーキテクチャーと PMA および FEC Direct PHY IP のユーザーガイド改訂履歴
A. 付録
2.2.2.1. 400G ハード IP と FHT を使用している 1 つの 200GbE-4 インターフェイスの実装
2.2.2.2. 400G ハード IP と FHT を使用している 1 つの 200GbE-2 インターフェイスの実装
2.2.2.3. 400G ハード IP と FHT を使用している 1 つの 100GbE-1 インターフェイスの実装
2.2.2.4. 400G ハード IP と FGT を使用している 1 つの 100GbE-4 インターフェイスの実装
2.2.2.5. 200G ハード IP と FGT を使用している 1 つの 10GbE-1 インターフェイスの実装
2.2.2.6. 400G ハード IP と FHT を使用している 3 つの 25GbE-1 インターフェイスの実装
2.2.2.7. 400G ハード IP と FHT を使用している 1 つの 50GbE-1 インターフェイスと 2 つの 25GbE-1 インターフェイスの実装
2.2.2.8. 400G ハード IP と FHT を使用している 1 つの 100GbE-1 インターフェイスと 2 つの 25GbE-1 インターフェイスの実装
2.2.2.9. 400G ハード IP と FHT を使用している 2 つの 100GbE-1 インターフェイスと 1 つの 25GbE-1 インターフェイスの実装
2.2.2.10. 400G ハード IP と FHT を使用している 100GbE-1、100GbE-2、および 50GbE-1 インターフェイスの実装
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP の概要
3.2. F-Tile PMA/FEC Direct PHY Intel® FPGA IP を使用するデザイン
3.3. IP のコンフィグレーション
3.4. 信号とポートのリファレンス
3.5. PMA および FEC モードにおける PHY TX および RX データパスのビットマッピング
3.6. クロック
3.7. カスタム拍生成ポートとロジック
3.8. リセットのアサート
3.9. ボンディングの実装
3.10. 独立したポートのコンフィグレーション
3.11. コンフィグレーション・レジスター
3.12. コンフィグレーション可能な インテル® Quartus® Prime 開発ソフトウェアの設定
3.13. ハードウェア・テストに向けた F-Tile PMA/FEC Direct PHY Intel® FPGA IP のコンフィグレーション
3.14. Avalon® メモリーマップド・インターフェイスを使用してのハードウェア・コンフィグレーション
3.4.1. TX および RX のパラレルおよびシリアル・インターフェイス信号
3.4.2. TX および RX のリファレンス・クロックとクロック出力インターフェイス信号
3.4.3. リセット信号
3.4.4. RS-FEC の信号
3.4.5. カスタム拍のコントロールおよびステータス信号
3.4.6. TX PMA のコントロール信号
3.4.7. RX PMA のステータス信号
3.4.8. TX/RX の PMA およびコア・インターフェイス FIFO の信号
3.4.9. PMA Avalon® メモリーマップド・インターフェイスの信号
3.4.10. データパス Avalon® メモリーマップド・インターフェイスの信号
5.1. F タイル PMA/FEC Direct PHY デザインの実装
5.2. F-Tile PMA/FEC Direct PHY Intel® FPGA IP のインスタンス化
5.3. F-Tile PMA/FEC Direct PHY Intel® FPGA IP での RS-FEC Direct デザインの実装
5.4. F-Tile Reference and System PLL Clocks Intel® FPGA IP のインスタンス化
5.5. カスタム拍生成ポートとロジックのイネーブル
5.6. F タイル PMA/FEC Direct PHY デザインの IP の接続
5.7. F タイル PMA/FEC Direct PHY デザインのシミュレーション
5.8. F タイル・インターフェイスのプランニング
インテルのみ表示可能 — GUID: cew1602692669358
Ixiasoft
2.2.6. FEC の配置規則
- 単一の FEC コアを使用し、最大 4 つの異なるハード IP インターフェイスをそれぞれ異なる FEC タイプで実装することができます。例えば、1 つの FEC コアに、2 つの RS-FEC(528, 514) モード 25GbE ハード IP インターフェイスと、1 つの RS-FEC(544, 514) モード 50GbE ハード IP インターフェイスを含めることができます。サポートされる FEC タイプについては、各ハード IP プロトコルのユーザーガイドを参照してください。
- FEC コア内のすべての FEC 対応ハード IP インターフェイスでは、同じシステム PLL を使用する必要があります。
- st_x1 のコンフィグレーションを使用している 4 つの FEC 対応ハード IP インターフェイスは、1 つの FEC コアに配置することができます。これらのハード IP インターフェイスの PMA の位置は連続している必要はありません。
- デザインで 1 つの FEC 対応ハード IP インターフェイスを使用し、 st_x2 、 st_x4 、または st_x8 のコンフィグレーションを使用している場合、FEC ストリームは連続している必要があります。
- st_x2 のコンフィグレーションでは、ストリームは FEC コアの中央の 2 つではなく、上の 2 つまたは下の 2 つにする必要があります。また、複数の FEC コアに広げることもできません。例えば、2 つのストリームは、Stream0 と Stream1、または Stream2 と Stream3 のいずれかになり、Stream1 と Stream2、または Stream3 と Stream4 にすることはできません。
- st_x4 のコンフィグレーションの 4 つのストリームはすべて、1 つの FEC コアに含まれている必要があります。
- st_x8 のコンフィグレーションの 8 つのストリームはすべて、2 つの FEC コアに含まれている必要があります。
- 200GbE および 400GbE では、FEC を有効にする必要があります。LL FEC および KP FEC が利用可能な FEC モードです。
- F タイルでは、40GbE での FEC は許可されません。
- Firecode FEC は、25GbE でのみ利用可能です。
図 34. 複数のインターフェイスを備える FEC 対応のコンフィグレーション例 1
図 35. 複数のインターフェイスを備える FEC 対応のコンフィグレーション例 2