このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. F タイルの概要
2. F タイルのアーキテクチャー
3. F-Tile PMA/FEC Direct PHY Intel® FPGA IP の実装
4. F-Tile Reference and System PLL Clocks Intel® FPGA IP の実装
5. F タイル PMA/FEC Direct PHY デザインの実装
6. サポートされるツール
7. F タイル・トランシーバー・リンクのデバッグ
8. F タイルのアーキテクチャーと PMA および FEC Direct PHY IP のユーザーガイド・アーカイブ
9. F タイルのアーキテクチャーと PMA および FEC Direct PHY IP のユーザーガイド改訂履歴
A. 付録
2.2.2.1. 400G ハード IP と FHT を使用している 1 つの 200GbE-4 インターフェイスの実装
2.2.2.2. 400G ハード IP と FHT を使用している 1 つの 200GbE-2 インターフェイスの実装
2.2.2.3. 400G ハード IP と FHT を使用している 1 つの 100GbE-1 インターフェイスの実装
2.2.2.4. 400G ハード IP と FGT を使用している 1 つの 100GbE-4 インターフェイスの実装
2.2.2.5. 200G ハード IP と FGT を使用している 1 つの 10GbE-1 インターフェイスの実装
2.2.2.6. 400G ハード IP と FHT を使用している 3 つの 25GbE-1 インターフェイスの実装
2.2.2.7. 400G ハード IP と FHT を使用している 1 つの 50GbE-1 インターフェイスと 2 つの 25GbE-1 インターフェイスの実装
2.2.2.8. 400G ハード IP と FHT を使用している 1 つの 100GbE-1 インターフェイスと 2 つの 25GbE-1 インターフェイスの実装
2.2.2.9. 400G ハード IP と FHT を使用している 2 つの 100GbE-1 インターフェイスと 1 つの 25GbE-1 インターフェイスの実装
2.2.2.10. 400G ハード IP と FHT を使用している 100GbE-1、100GbE-2、および 50GbE-1 インターフェイスの実装
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP の概要
3.2. F-Tile PMA/FEC Direct PHY Intel® FPGA IP を使用するデザイン
3.3. IP のコンフィグレーション
3.4. 信号とポートのリファレンス
3.5. PMA および FEC モードにおける PHY TX および RX データパスのビットマッピング
3.6. クロック
3.7. カスタム拍生成ポートとロジック
3.8. リセットのアサート
3.9. ボンディングの実装
3.10. 独立したポートのコンフィグレーション
3.11. コンフィグレーション・レジスター
3.12. コンフィグレーション可能な インテル® Quartus® Prime 開発ソフトウェアの設定
3.13. ハードウェア・テストに向けた F-Tile PMA/FEC Direct PHY Intel® FPGA IP のコンフィグレーション
3.14. Avalon® メモリーマップド・インターフェイスを使用してのハードウェア・コンフィグレーション
3.4.1. TX および RX のパラレルおよびシリアル・インターフェイス信号
3.4.2. TX および RX のリファレンス・クロックとクロック出力インターフェイス信号
3.4.3. リセット信号
3.4.4. RS-FEC の信号
3.4.5. カスタム拍のコントロールおよびステータス信号
3.4.6. TX PMA のコントロール信号
3.4.7. RX PMA のステータス信号
3.4.8. TX/RX の PMA およびコア・インターフェイス FIFO の信号
3.4.9. PMA Avalon® メモリーマップド・インターフェイスの信号
3.4.10. データパス Avalon® メモリーマップド・インターフェイスの信号
5.1. F タイル PMA/FEC Direct PHY デザインの実装
5.2. F-Tile PMA/FEC Direct PHY Intel® FPGA IP のインスタンス化
5.3. F-Tile PMA/FEC Direct PHY Intel® FPGA IP での RS-FEC Direct デザインの実装
5.4. F-Tile Reference and System PLL Clocks Intel® FPGA IP のインスタンス化
5.5. カスタム拍生成ポートとロジックのイネーブル
5.6. F タイル PMA/FEC Direct PHY デザインの IP の接続
5.7. F タイル PMA/FEC Direct PHY デザインのシミュレーション
5.8. F タイル・インターフェイスのプランニング
3.3.5. Avalon® メモリーマップド・インターフェイスのオプション
図 69. パラメーター・エディターにおける Avalon® メモリーマップド・インターフェイス・オプションのタブ
| パラメーター | 値 | 詳細 |
|---|---|---|
| Enable datapath Avalon® Interface | On/Off | データパス Avalon® インターフェイスを有効または無効にします。デフォルト値は Off です。 |
| Enable Direct PHY soft CSR | On/Off | ソフト CSR の機能を有効または無効にします。デフォルト値は Off です。 |
| Enable readdatavalid port on datapath Avalon® interface | On/Off | Off の場合は、readdatavalid ポートを指定しません。waitrequest が Low の場合に、データが有効なことを示します。 On の場合は、データが有効なことを示す readdatavalid ポートを指定します。デフォルト値は Off です。 |
| Enable separate datapath Avalon® interface per fracture | On/Off | Off の場合は、共有インターフェイスを指定します。 On では、選択しているターゲットで複数のインターフェイスが利用可能な場合に、分割インターフェイスを指定します。デフォルト値は Off です。 |
| Enable Debug Endpoint on datapath Avalon® interface | On/Off | On の場合、F-Tile PMA/FEC Direct PHY Intel® FPGA IP には組み込みデバッグ・エンドポイントが含まれており、内部で Avalon® メモリーマップド・エージェント・インターフェイスを接続します。デバッグ・エンドポイントでは、FEC および PMA インターフェイス・ブロックのリコンフィグレーション・スペースにアクセスすることができます。IP では、システムコンソールを使用し、JTAG を介して特定のテストおよびデバッグ機能を実行することができます。このオプションでは、システムに jtag_debug リンクを含めることが必要になる場合があります。デフォルト値は Off です。 |
| Enable PMA Avalon® interface | On/Off | PMA Avalon® インターフェイスを有効または無効にします。デフォルト値は Off です。 |
| Enable readdatavalid port on PMA Avalon® interface | On/Off | Off の場合は、readdatavalid ポートを指定しません。waitrequest が Low の場合に、データが有効なことを示します。 On の場合は、データが有効なことを示す readdatavalid ポートを指定します。デフォルト値は Off です。 |
| Enable separate PMA Avalon® interface per PMA | On/Off | Off の場合は、共有インターフェイスを指定します。 On では、システムに複数の PMA がある場合に、分割インターフェイスを指定します。 |
| Enable Debug Endpoint on PMA Avalon® interface | On/Off | 有効になっている場合、Direct PHY IP には組み込みデバッグ・エンドポイントが含まれており、内部で Avalon® メモリーマップド・エージェント・インターフェイスに接続します。デバッグ・エンドポイントでは、PMA のリコンフィグレーション・スペースにアクセスすることができます。また、システムコンソールを使用し、JTAG を介して特定のテストおよびデバッグ機能を実行することができます。このオプションでは、システムに jtag_debug リンクを含めることが必要になる場合があります。デフォルト値は Off です。 |