このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. F タイルの概要
2. F タイルのアーキテクチャー
3. F-Tile PMA/FEC Direct PHY Intel® FPGA IP の実装
4. F-Tile Reference and System PLL Clocks Intel® FPGA IP の実装
5. F タイル PMA/FEC Direct PHY デザインの実装
6. サポートされるツール
7. F タイル・トランシーバー・リンクのデバッグ
8. F タイルのアーキテクチャーと PMA および FEC Direct PHY IP のユーザーガイド・アーカイブ
9. F タイルのアーキテクチャーと PMA および FEC Direct PHY IP のユーザーガイド改訂履歴
A. 付録
2.2.2.1. 400G ハード IP と FHT を使用している 1 つの 200GbE-4 インターフェイスの実装
2.2.2.2. 400G ハード IP と FHT を使用している 1 つの 200GbE-2 インターフェイスの実装
2.2.2.3. 400G ハード IP と FHT を使用している 1 つの 100GbE-1 インターフェイスの実装
2.2.2.4. 400G ハード IP と FGT を使用している 1 つの 100GbE-4 インターフェイスの実装
2.2.2.5. 200G ハード IP と FGT を使用している 1 つの 10GbE-1 インターフェイスの実装
2.2.2.6. 400G ハード IP と FHT を使用している 3 つの 25GbE-1 インターフェイスの実装
2.2.2.7. 400G ハード IP と FHT を使用している 1 つの 50GbE-1 インターフェイスと 2 つの 25GbE-1 インターフェイスの実装
2.2.2.8. 400G ハード IP と FHT を使用している 1 つの 100GbE-1 インターフェイスと 2 つの 25GbE-1 インターフェイスの実装
2.2.2.9. 400G ハード IP と FHT を使用している 2 つの 100GbE-1 インターフェイスと 1 つの 25GbE-1 インターフェイスの実装
2.2.2.10. 400G ハード IP と FHT を使用している 100GbE-1、100GbE-2、および 50GbE-1 インターフェイスの実装
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP の概要
3.2. F-Tile PMA/FEC Direct PHY Intel® FPGA IP を使用するデザイン
3.3. IP のコンフィグレーション
3.4. 信号とポートのリファレンス
3.5. PMA および FEC モードにおける PHY TX および RX データパスのビットマッピング
3.6. クロック
3.7. カスタム拍生成ポートとロジック
3.8. リセットのアサート
3.9. ボンディングの実装
3.10. 独立したポートのコンフィグレーション
3.11. コンフィグレーション・レジスター
3.12. コンフィグレーション可能な インテル® Quartus® Prime 開発ソフトウェアの設定
3.13. ハードウェア・テストに向けた F-Tile PMA/FEC Direct PHY Intel® FPGA IP のコンフィグレーション
3.14. Avalon® メモリーマップド・インターフェイスを使用してのハードウェア・コンフィグレーション
3.4.1. TX および RX のパラレルおよびシリアル・インターフェイス信号
3.4.2. TX および RX のリファレンス・クロックとクロック出力インターフェイス信号
3.4.3. リセット信号
3.4.4. RS-FEC の信号
3.4.5. カスタム拍のコントロールおよびステータス信号
3.4.6. TX PMA のコントロール信号
3.4.7. RX PMA のステータス信号
3.4.8. TX/RX の PMA およびコア・インターフェイス FIFO の信号
3.4.9. PMA Avalon® メモリーマップド・インターフェイスの信号
3.4.10. データパス Avalon® メモリーマップド・インターフェイスの信号
5.1. F タイル PMA/FEC Direct PHY デザインの実装
5.2. F-Tile PMA/FEC Direct PHY Intel® FPGA IP のインスタンス化
5.3. F-Tile PMA/FEC Direct PHY Intel® FPGA IP での RS-FEC Direct デザインの実装
5.4. F-Tile Reference and System PLL Clocks Intel® FPGA IP のインスタンス化
5.5. カスタム拍生成ポートとロジックのイネーブル
5.6. F タイル PMA/FEC Direct PHY デザインの IP の接続
5.7. F タイル PMA/FEC Direct PHY デザインのシミュレーション
5.8. F タイル・インターフェイスのプランニング
3.12.1. FHT PMA の設定
RX の P と N の反転: RX の P と N のシリアルレーンを入れ替えます。
set_instance_assignment -name HSSI_PARAMETER "rx_invert_p_and_n=<parameter_value>" -to <RX_SERIAL_PIN> -entity <TOP_LEVEL_NAME>
例えば、次のようになります。
set_instance_assignment -name HSSI_PARAMETER "rx_invert_p_and_n=RX_INVERT_PN_EN" -to rx_serial_data[0] -entity top
RX の終端: この設定はすべてのレーンに適用されます。
set_instance_assignment -name HSSI_PARAMETER "rx_termination=<parameter_value>" -to <RX_SERIAL_PIN> -entity <TOP_LEVEL_NAME>
次のパラメーターの値が可能です。
- RXTERM_OFFSET_P0 (90Ω)
- RXTERM_OFFSET_P2 (94.6Ω)
- RXTERM_OFFSET_P3 (97.7Ω)
- RXTERM_OFFSET_P4 (100Ω)
- RXTERM_OFFSET_P5 (102.3Ω)
- RXTERM_OFFSET_P6 (105.4Ω)
- RXTERM_OFFSET_P7 (107.7Ω)
- RXTERM_OFFSET_P8 (110Ω)
- RXTERM_OFFSET_M4 (80.8Ω)
- RXTERM_OFFSET_M5 (83.1Ω)
- RXTERM_OFFSET_M6 (85.4Ω)
- RXTERM_OFFSET_M7 (87.7Ω)
例えば、次のようになります。
set_instance_assignment -name HSSI_PARAMETER "rx_termination=RXTERM_OFFSET_P0" -to rx_serial_data[0] -entity top
TX の P と N の反転: TX の P と N のシリアルレーンを入れ替えます。
set_instance_assignment -name HSSI_PARAMETER "tx_invert_p_and_n=<parameter_value>" -to <TX_SERIAL_PIN> -entity <TOP_LEVEL_NAME>
例えば、次のようになります。
set_instance_assignment -name HSSI_PARAMETER "tx_invert_p_and_n=TX_INVERT_PN_DIS" -to tx_serial_data[0] -entity top
TX の終端: この設定はすべてのレーンに適用されます。
set_instance_assignment -name HSSI_PARAMETER "tx_termination=<TXTERM_OFFSET_NAME>" -to <TX_SERIAL_PIN> -entity <TOP_LEVEL_NAME>
次のパラメーターの値が可能です。
- TXTERM_OFFSET_M1 (96.8Ω)
- TXTERM_OFFSET_P0 (90Ω)
例えば、次のようになります。
set_instance_assignment -name HSSI_PARAMETER "tx_termination=TXTERM_OFFSET_P0" -to tx_serial_data[0] -entity top
TX 出力トライステートのイネーブル: TX ドライバーのトライステート・イネーブル
set_instance_assignment -name HSSI_PARAMETER "txout_tristate_en=<parameter_value>" -to <TX_SERIAL_PIN> -entity <TOP_LEVEL_NAME>
例えば、次のようになります。
set_instance_assignment -name HSSI_PARAMETER "txout_tristate_en=TXOUT_TRISTATE_EN" -to tx_serial_data[0] -entity top
TX のイコライゼーション
ポストタップ: パラメーター値に対する有効なレジスター設定は、0 から 63 です。
set_instance_assignment -name HSSI_PARAMETER "txeq_post_tap_<n>=<parameter_value>" -to <TX_SERIAL_PIN> -entity <TOP_LEVEL_NAME>
プリタップ: パラメーター値に対する有効なレジスター設定は、0 から 63 です。
set_instance_assignment -name HSSI_PARAMETER "txeq_pre_tap_<n>=<parameter_value>" -to <TX_SERIAL_PIN> -entity <TOP_LEVEL_NAME>
メインタップ: パラメーター値に対する有効なレジスター設定は、0 から 127 です。
set_instance_assignment -name HSSI_PARAMETER "txeq_main_tap=<parameter_value>" -to <TX_SERIAL_PIN> -entity <TOP_LEVEL_NAME>
例えば、次のようになります。
ポストタップ
set_instance_assignment -name HSSI_PARAMETER "txeq_post_tap_1=0" -to tx_serial_data[0] -entity top
set_instance_assignment -name HSSI_PARAMETER "txeq_post_tap_2=0" -to tx_serial_data[0] -entity top
set_instance_assignment -name HSSI_PARAMETER "txeq_post_tap_3=0" -to tx_serial_data[0] -entity top
set_instance_assignment -name HSSI_PARAMETER "txeq_post_tap_4=0" -to tx_serial_data[0] -entity top
プリタップ
set_instance_assignment -name HSSI_PARAMETER "txeq_pre_tap_3=0" -to tx_serial_data[0] -entity top
set_instance_assignment -name HSSI_PARAMETER "txeq_pre_tap_2=0" -to tx_serial_data[0] -entity top
set_instance_assignment -name HSSI_PARAMETER "txeq_pre_tap_1=0" -to tx_serial_data[0] -entity top
メインタップ
set_instance_assignment -name HSSI_PARAMETER "txeq_main_tap=83" -to tx_serial_data[0] -entity top