F タイルのアーキテクチャーと PMA および FEC Direct PHY IP のユーザーガイド

ID 683872
日付 6/26/2023
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

3.8.5. ステータス信号 - 詳細

表 78.  ステータス信号の詳細変数の定義については、ポートおよび信号のリファレンスにおいてインターフェイス接続するポートのビットを定義する変数を参照してください。
信号名 ドメイン 方向 タイプ 詳細
tx_pll_locked [N-1:0] N 非同期 出力 ダイレクト 高速/中速または低速 PLL の FGT と FHT のステータス信号で、TX チャネル PLL が PPM しきい値内でリファレンス・クロックにロックされていることを示します。1’b1 = ロックされています。1’b0 = ロックされていません。
rx_is_lockedtoref [N-1:0] N 非同期 出力 ダイレクト

CDR ロックステータス信号

  • 1’b1 - CDR は、PPM しきい値内でリファレンス・クロックに周波数ロックされています。
  • 1’b0 – CDR は、PPM しきい値内で周波数ロックされていません。

FGT PMA にのみ適用されます。lockedtodata が High で維持されている際は、lockedtoref 信号の状態は重要ではありません。

rx_is_lockedtodata [N-1:0] N 非同期 出力 ダイレクト RX CDR データ・ロック・ステータス信号
  • 1’b0: CDR はデータにロックされていません。
  • 1’b1: CDR はデータにロックされています。FGT PMA と FHT PMA の両方に適用されます。

アサートされると、CDR がデータにロックされるモードに入っていることを示します。継続的にアサートされ、アサートとデアサートが切り替わらない場合は、CDR が実際にデータにロックされていることを保証することができます。