F タイルのアーキテクチャーと PMA および FEC Direct PHY IP のユーザーガイド

ID 683872
日付 6/26/2023
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

6.2. F-Tile PMA and FEC Direct Port Mapping Calculator

F-Tile PMA and FEC Direct Port Mapping Calculator は、次の計算を行う際に役立ちます。
  • TX および RX のパラレル・データ・バス幅
  • TX および RX のパラレル・データ・ビット位置
  • データ Valid などのコントロール・ビット
  • TX コア・インターフェイス FIFO の書き込みイネーブル
  • エラスティック・モードの RX コア FIFO の RX デスキューとデータ Valid
  • 入力されているコンフィグレーションに基づく同期ヘッドなどの FEC ビット
注: 入力されているコンフィグレーションに基づく同期ヘッドなどの FEC ビットの詳細に関しては、PMA および FEC モードにおける PHY TX および RX データパスのビットマッピング を参照してください。

Excel ベースの F-Tile PMA and FEC Direct Parallel Data Mapping Calculator は、F-Tile PMA and FEC Direct Port Mapping Calculator からダウンロードすることができます。