F タイルのアーキテクチャーと PMA および FEC Direct PHY IP のユーザーガイド

ID 683872
日付 6/26/2023
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

3.8.8.1. ランタイムのリセットシーケンスに必要な時間の概算

次の表は、ランタイムのリセットシーケンス - TX + RXにおける時間の概算を示しています。これらの時間は、一般的な目安として提供されています。これらは、リセットシーケンスに関する大まかな時間を示すことを目的としており、予告なしに変更される場合があります。

イベントシーケンス シミュレーションの最大時間 ハードウェアの最大時間
tx_reset_ack のデアサートから tx_ready のアサート 740us 60ms
tx_reset のアサートから tx_ready のデアサート 400us 40ms
tx_reset のアサートから tx_reset_ack のアサート 600us 60ms
rx_reset_ack のデアサートから rx_ready のアサート 900us 70ms
rx_reset のアサートから rx_ready のデアサート 400us 40ms
rx_reset のアサートから rx_reset_ack のアサート 1.4ms 190ms