インテルのみ表示可能 — GUID: mwh1409959547036
Ixiasoft
1.4.1.1. 同期メモリーブロックの使用
1.4.1.2. サポートされないリセットおよびコントロール条件の回避
1.4.1.3. Read-During-Write動作の確認
1.4.1.4. RAMの推論と実装の制御
1.4.1.5. シングルクロック同期RAM (古いデータでのRead-During-Write動作)
1.4.1.6. シングルクロック同期RAM (新しいデータでのRead-During-Write動作)
1.4.1.7. シンプル・デュアルポート、デュアルクロック同期RAM
1.4.1.8. トゥルー・デュアルポート同期RAM
1.4.1.9. 混合幅デュアルポートRAM
1.4.1.10. バイト・イネーブル信号を備えるRAM
1.4.1.11. 電源投入時の初期のメモリーコンテンツの指定
インテルのみ表示可能 — GUID: mwh1409959547036
Ixiasoft
2.3.1. グローバル・リセット・リソースの使用
ASICデザインでは、ローカルリセットを使用して、長い配線遅延を回避することがあります。ほとんどのFPGAで利用可能なデバイス全体の非同期リセットピンを活用し、このような問題を解消します。このリセット信号は、デバイス全体にわたる低スキュー配線を提供します。
次に示す3つのタイプは、同期回路で使用されるリセットです。
- 同期リセット
- 非同期リセット
- 同期非同期リセット - FPGA回路設計時に推奨される