1.4.1.1. 同期メモリーブロックの使用
1.4.1.2. サポートされないリセットおよびコントロール条件の回避
1.4.1.3. Read-During-Write動作の確認
1.4.1.4. RAMの推論と実装の制御
1.4.1.5. シングルクロック同期RAM (古いデータでのRead-During-Write動作)
1.4.1.6. シングルクロック同期RAM (新しいデータでのRead-During-Write動作)
1.4.1.7. シンプル・デュアルポート、デュアルクロック同期RAM
1.4.1.8. トゥルー・デュアルポート同期RAM
1.4.1.9. 混合幅デュアルポートRAM
1.4.1.10. バイト・イネーブル信号を備えるRAM
1.4.1.11. 電源投入時の初期のメモリーコンテンツの指定
2.3.3.2. インテル® Arria® 10および以前のデバイスファミリーでのクロック領域割り当て
専用のクロック・ネットワーク・リソースと事前に定義されているクロック領域を備えるデバイスファミリーでは、この割り当ての値として、グローバル、リージョナル、ペリフェラル、またはスパインクロックの領域名を使用します。これらの領域名は、Chip Plannerで確認することができます。それには、Layers Settings ダイアログボックスで該当するクロック領域レイヤーを有効にします。有効な値の例には、Regional Clock Region 1、Periphery Clock Region 1 などがあります。
グローバル信号を通常よりも小さい領域に制約し、クロックの輻輳を回避する場合などには、使用しているグローバルリソースとは異なるタイプのクロック領域を指定することができます。例えば、信号にグローバル信号割り当ての Global Clock とクロック領域割り当ての Regional Clock Region 0 がある場合は、グローバル・ネットワーク配線リソースを Regional Clock Region 0 が広がる領域にのみ使用するようにクロックを制約しています。より細かいレベルで制御するには、複数の小さなクロック領域をカンマで区切ってリストすることもできます。例えば、Periphery Clock Region 0, Periphery Clock Region 1 では、これらの2つのペリフェラル・クロック・ネットワークで到達可能な領域のみに信号を制約しています。